找回密码
 注册
关于网站域名变更的通知
查看: 261|回复: 3
打印 上一主题 下一主题

FPGA 如果没有外部复位,如何产生复位信号,用来复位状态机,或者复位寄存器初值

[复制链接]
  • TA的每日心情
    开心
    2022-1-29 15:03
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-11-16 11:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    FPGA 如果没有外部复位,如何产生复位信号,用来复位状态机,或者复位寄存器初值# z# `) U) s+ X2 {& ~$ F* L

    该用户从未签到

    2#
    发表于 2022-11-16 13:14 | 只看该作者
    1、如果复位信号跟外部信号或内部状态信号没什么关系那直接写个定时复位模块,每隔固定的时间复位一次
    & s$ L; N' k* U& u2、反之可以在需要复位的状态用case或if...else...设定复位信号有效就可以了
  • TA的每日心情
    开心
    2022-1-24 15:10
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-11-16 13:21 | 只看该作者
    复位逻辑一般是整个设计的基础,一般人在设计时都会比较忽略这部分的设计。其实无论是外部复位信号接入,还是内部逻辑产生,都需要考虑选择同步复位和异步复位的问题。
  • TA的每日心情
    开心
    2022-1-21 15:08
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2022-11-16 13:26 | 只看该作者
    在FPGA设计中,其架构决定了复位的方式,一般都推荐使用同步方式,高电平复位,这样综合后资源占有量可能会降低。 但如果使用的是异步复位,那么就需要考虑 Recovery & Removal 。所以,很多设计中,都将异步复位先转换为同步复位后再进行后续控制。# I: A: K$ \0 e: w
    而在FPGA内部产生复位过于简单,建议直接通过寄存器产生(或外部CPU触发)。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-22 00:58 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表