TA的每日心情 | 开心 2022-1-21 15:08 |
|---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
下图是我用multisim仿真的用一个AD8032搭出来的同相加法电路,该电路基本就是以前课本里面学过的,应该没有什么问题,R2=R6=R5, R7=2R1,此情况下,输出应该是两个同相输入之和,但是仿真时却发现,两个同相输入端输入毫伏电压值时比如1mv,输出结果是不对的,并不是两个同相输入端之和,甚至还出现了负值,而两个同相输入端输入值大于毫伏值,比如为1V时,输出结果是正确的,为1.9V,接近2V。
9 U+ v8 u: {" I% `4 F8 A2 M, h1 b6 t
为什么会有这种差异呢?是我仿真设置不对,还是另有原因?希望高手能分析下,谢谢!
/ l J1 _: L7 T" T5 n: v
* k' K( @. V' d* R G$ t同相端输入1mv,输出结果为负值,并非两者之和,如下,3 @7 k5 a2 s; s3 i
) G3 H! `, [, T6 D9 e/ k+ j' ?# F1 {; J% W' O V. F. Z
( x# F/ }& `8 s! N同相端输入1V,输出结果正确,如下
$ F+ }/ B: Y. { k c5 I8 b) e2 H" P' n) r- I
{% ]2 C7 v% O |
|