找回密码
 注册
关于网站域名变更的通知
查看: 5611|回复: 42
打印 上一主题 下一主题

高工画的MID板,上PCB,上PP,等长有几个疑问?

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-12-24 13:38 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jijisix 于 2011-12-31 00:21 编辑
; l* ]0 d1 ~, q6 i' ^2 A
( w. O& x4 `! d0 v 5 _, e2 f' ?, X( I& b. x; Q+ i6 N# X
DATA线:D4比D11长90个MIL,很多资料说误差为10MIL左右;
( i" E! t$ j9 [9 a5 @5 g# iADDRESS线:A12的一个支路比A11长250,很多资料说误差为100MIL;0 _( ^  N3 |/ N0 Q0 B$ h7 d" v
时钟线比地址线A5网络短大概400,很多资料说时钟线最长;9 u; y5 l, v5 C/ l; B: x
求各位大侠解释下?
1 O9 z/ D6 ]5 g( ?9 m+ S! _另外数据线之间最大相差多少?9 ?7 \# T  \2 c! J9 U9 h1 c6 H
地址线之间每个支路最大相差多少?
, |; O, W: T& B' f. t本人喜欢将所有的数据线网络分一个组;本人喜欢将所有的数据线网络分一个组,这样子分对不,你们怎么分的呀 ?9 ~0 \) e6 S$ g. ]  z6 A' i6 v( K

该用户从未签到

2#
发表于 2011-12-24 20:50 | 只看该作者
神丹快乐,圣诞大礼

该用户从未签到

3#
发表于 2011-12-24 20:51 | 只看该作者
能转成ASC格式的吗

该用户从未签到

4#
 楼主| 发表于 2011-12-24 21:13 | 只看该作者
谢谢,,上ASC,,

mid.asc.rar

462.01 KB, 下载次数: 568, 下载积分: 威望 -5

该用户从未签到

5#
 楼主| 发表于 2011-12-24 21:18 | 只看该作者
自己顶下

该用户从未签到

6#
发表于 2011-12-25 12:10 | 只看该作者
兄弟还是看不到啊) u; q0 M( U' H( t
还是9.2格式的PCB啊,能转成低版本的ASC吗?

该用户从未签到

7#
发表于 2011-12-25 17:45 | 只看该作者
什么资料啊 我来看看啊 呵呵

该用户从未签到

8#
 楼主| 发表于 2011-12-25 20:57 | 只看该作者
哪位前辈回答下咯···

该用户从未签到

9#
发表于 2011-12-26 00:04 | 只看该作者

该用户从未签到

10#
 楼主| 发表于 2011-12-26 00:09 | 只看该作者
是呀 我也纳闷 可能关系大不大 高工水平很好

该用户从未签到

11#
发表于 2011-12-26 09:33 | 只看该作者
等长的长度差不是绝对的,要看你的器件工作在多高的时钟频率下。说的夸张一些,假如你的器件工作频率不怎么高,比如100MHz以下,那就是差个几百mil也不是问题。假如你的器件工作频率高到一定程度,恐怕要比手册推荐的长度差还要严格。

该用户从未签到

12#
发表于 2011-12-26 09:46 | 只看该作者
你这是DDR2,速率最高也就800MHz,线长差个200mil根本不会出问题,走线走成直角也没有想象的那么严重,可以说就现在的技术或者仪器根本测不出有什么影响。

该用户从未签到

13#
发表于 2011-12-26 11:38 | 只看该作者
另外数据线之间最大相差多少?
% N" U) ^! W) F' P* S1 A; X. U/ e  g( Q看速率而定,DDR2我们做到+/- 25mil
/ u3 g! ~. c  H) X$ G( N1 |0 x- S
+ ~$ k* a* b" w7 v  A地址线之间每个支路最大相差多少?$ \. M. h; w3 n
看速率而定,DDR2我们做到+/- 100mil& H4 j( R$ |8 @+ p
) h* v5 z% {' g( b8 T
本人喜欢将所有的数据线网络分一个组;本人喜欢将所有的数据线网络分一个组,这样子分对不,你们怎么分的呀 ?0 ^' E0 A" s% V
将低位和高位的网据线进行分开,如d0-d7,DQM0,DQS0_N,DQS0_P,每11根设为一个class
& ]. q( ]7 c, e5 \% ^8 L* y! [  l

该用户从未签到

14#
 楼主| 发表于 2011-12-26 13:14 | 只看该作者
本帖最后由 jijisix 于 2011-12-26 13:18 编辑 4 U8 Q& o" Q: D) h3 r
5 ~5 r+ L  B2 I; ]/ e3 B8 F5 V
谢谢两位前辈,,,

该用户从未签到

15#
 楼主| 发表于 2011-12-26 13:15 | 只看该作者
本帖最后由 jijisix 于 2011-12-26 13:18 编辑   g; l& x% o1 c- B8 t. G
jimmy 发表于 2011-12-26 11:38 ; B5 |! D9 k" F1 ~# m9 ?* @) Z  R
另外数据线之间最大相差多少?6 N& w: s8 G+ g
看速率而定,DDR2我们做到+/- 25mil

* t- _7 Z. v- o+ z6 h2 Z/ K& Q! G
3 {5 y/ V- m1 X5 h  j" E, e谢谢各位大侠,低位分成一个类,(d0-d7,DQM0,DQS0_N,DQS0_P),总共四个类,1:这样分有什么意义吗,他们有共同的设计规则吗?你是吧这个类(数据,选通,掩模信号)都定义成等长是吧:2:然后地址和时钟一类,定义成等长?3:那为什么不干脆把数据,数据,选通,掩模信号定义成一个类,干嘛还要分高位低位的呀?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-28 14:40 , Processed in 0.171875 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表