找回密码
 注册
关于网站域名变更的通知
查看: 172|回复: 4
打印 上一主题 下一主题

如何设计FPGA的PLL模块?

[复制链接]
  • TA的每日心情
    开心
    2022-1-29 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-9-16 13:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    我是刚开始学FPGA,请问用Altera Quartus2还是用Xillinx ISE好啊?从两家的FPGA的性能和软件的使用角度能否给些建议啊?
    $ N/ q" z. F4 R( h) e" h# I

    该用户从未签到

    2#
    发表于 2022-9-16 14:42 | 只看该作者
    用Quartus2里现成的PLL模块一般就满足要求了,在空白处双击,查找altpll,配置后加入工程,就可以使用了,在megafunctions文件夹里。
  • TA的每日心情
    奋斗
    2022-1-21 15:15
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-9-16 14:48 | 只看该作者
    Altera Quartus2简单一些
  • TA的每日心情
    开心
    2022-1-29 15:07
  • 签到天数: 2 天

    [LV.1]初来乍到

    4#
    发表于 2022-9-16 14:57 | 只看该作者
    Altera和Xilinx的FPGA和相关软件用起来都不错,性能差不了多少,但是使用上肯定是有差别的,关键是看哪个用的习惯,学的方便。目前来说,Altera有不少大学计划,所以学校实验室里用的较多,我上学时就是学的Altera的。但现在公司里用的Xilinx的。学了其中一个,再用另一个,上手非常快,大体都是类似的东西。所以关键在学的方便,有资源可用。不用特意的划分。
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2022-9-16 15:00 | 只看该作者
    在调用IP核的界面中可以例化PLL,在I/O那一栏里(这里以ALTERA)的为例。参数配置都在里面,相应分配的管脚也是特殊的,普通IO口是不行的。
    2 k, h; O& J! t1 ?我们用的是Altera,但实事求是地说,Xilinx的东西口碑更好。片子好,ISE也不错。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-23 12:47 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表