找回密码
 注册
关于网站域名变更的通知
查看: 139|回复: 3
打印 上一主题 下一主题

FPGA倍频问题

[复制链接]
  • TA的每日心情
    开心
    2022-1-21 15:22
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-9-15 13:36 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    我用的是altera FGGA开发板 晶振是50M,我想问下怎么倍频到100M ,我是刚开始学的 ,还没怎么入门,是怎么实现倍频的?用程序还是设置一下就可以了?能说得详细点吗 ,比如方法 还有步骤,谢谢9 H; X) b. b3 s3 O- P% b
    我是要用内部PLL来实现倍频的,就是不知道方法,操作9 o, i) l: b1 W, _2 I3 v' C8 j
  • TA的每日心情
    开心
    2022-1-29 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2022-9-15 14:28 | 只看该作者
    1. 检查你使用的altera FPGA开发板的使用说明,查看里面是否有支持10倍频的PLL
    / s+ U3 v* w. X$ L' ~& U! r% n2. 如果有,请使用altera_mf 文件,找到该FPGA开发板里面倍频PLL的实例化模块的名称 比如叫 altera_pll 然后输入你需要倍频的参数,
    , w& ]* u1 K0 `! a+ O3. 在进行管教映射的使用,参照开发板的使用说明,把时钟输入引脚指定到参考说明的输入引脚, 把时钟输出(倍频后)的引脚指定到参考说明的输出引脚
  • TA的每日心情
    奋斗
    2022-1-21 15:15
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-9-15 14:48 | 只看该作者
    在quartus里面放置一个pll模块,把你的时钟输入接到模块的引脚上(需要看器件pdf查pll输入脚),然后设置pll某一路输出为2倍输入,就可以用了
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2022-9-15 14:56 | 只看该作者
    楼主是说使用数字逻辑来设计倍频吗,,最好使用pll
    - n5 p% {9 ~3 M$ S如果没有可以将一个clk相移90(使用pll或数字相移)而后与原clk异或就可以倍频。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-23 12:57 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表