|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本文介绍了一种基于信号完整性计算机分析的高速数字信号PCB板的设计方法。在这种设计方法中,首先将对所有的高速数字信号建立起PCB板级的信号传输模型,然后通过对信号完整性的计算分析来寻找设计的解空间,最后在解空间的基础上来完成PCB板的设计和校验。 7 K! J9 j2 y8 [7 B: ~% l
) X3 X! C7 t- u/ W$ k$ G
随着集成电路输出开关速度提高以及PCB板密度增加,信号完整性已经成为高速数字PCB设计必须关心的问题之一。元器件和PCB板的参数、元器件在PCB板上的布局、高速信号的布线等因素,都会引起信号完整性问题,导致系统工作不稳定,甚至完全不工作。
) m8 h+ X% I S5 |8 d3 B) F! A$ e5 ~( |
如何在PCB板的设计过程中充分考虑到信号完整性的因素,并采取有效的控制措施,已经成为当今PCB设计业界中的一个热门课题。基于信号完整性计算机分析的高速数字PCB板设计方法能有效地实现PCB设计的信号完整性。 8 J" m8 f l. C9 g$ _& @; U# B
* K `: H" H# ]3 C3 v9 B7 i4 M% P$ Y( l
1. 信号完整性问题概述
7 B0 \& I/ P/ ?' ]0 M2 Q. n, L: H' q/ m8 h
信号完整性(SI)是指信号在电路中以正确的时序和电压作出响应的能力。如果电路中信号能够以要求的时序、持续时间和电压幅度到达IC,则该电路具有较好的信号完整性。反之,当信号不能正常响应时,就出现了信号完整性问题。从广义上讲,信号完整性问题主要表现为5个方面:延迟、反射、串扰、同步切换噪声(SSN)和电磁兼容性(EMI)。
+ P) m1 B' M' o9 W9 \' T3 e) l( a! i
延迟是指信号在PCB板的导线上以有限的速度传输,信号从发送端发出到达接收端,其间存在一个传输延迟。信号的延迟会对系统的时序产生影响,在高速数字系统中,传输延迟主要取决于导线的长度和导线周围介质的介电常数。 ! [) y; o- [; u8 {& P9 C! J
# O/ `1 p: \' m1 I3 D 另外,当PCB板上导线(高速数字系统中称为传输线)的特征阻抗与负载阻抗不匹配时,信号到达接收端后有一部分能量将沿着传输线反射回去,使信号波形发生畸变,甚至出现信号的过冲和下冲。信号如果在传输线上来回反射,就会产生振铃和环绕振荡。 ) t8 y* R1 K9 d0 M+ S2 R% g& V
& I3 |2 h9 n$ m9 f7 D
由于PCB板上的任何两个器件或导线之间都存在互容(mutual capacitance)和互感,当一个器件或一根导线上的信号发生变化时,其变化会通过互容和互感影响其它器件或导线,即串扰。串扰的强度取决于器件及导线的几何尺寸和相互距离。
5 d4 f+ }: q' {7 q& X* q% X% |, `, _& K& X6 L
当PCB板上的众多数字信号同步进行切换时(如CPU的数据总线、地址总线等),由于电源线和地线上存在阻抗,会产生同步切换噪声,在地线上还会出现地平面反弹噪声(简称地弹)。SSN和地弹的强度也取决于集成电路的IO特性、PCB板电源层和地平面层的阻抗以及高速器件在PCB板上的布局和布线方式。
" _; n; u% s( e7 N' s
. ` `- R0 a4 k3 d 另外,同其它的电子设备一样,PCB也有电磁兼容性问题,其产生也主要与PCB板的布局和布线方式有关。 : S- b! A- o5 C9 \ z0 ]( Z
9 [& L' f P8 b/ s. S& c
2. 传统的PCB板设计方法
# G8 h" d1 C \7 @: ]8 e) i3 n6 ~! e
在传统的设计流程中,PCB的设计依次由电路设计、版图设计、PCB制作、测量调试等步骤组成。在电路设计阶段,由于缺乏有效的对信号在实际PCB板上的传输特性的分析方法和手段,电路的设计一般只能根据元器件厂家和专家建议及过去的设计经验来进行。所以对于一个新的设计项目而言,通常都很难根据具体情形作出信号拓扑结构和元器件的参数等因素的正确选择。
. U& \& u* m( c' {1 Y- X4 F
5 x; p) @' Q8 B5 ?0 G 在PCB版图设计阶段,同样因为很难对PCB板的元器件布局和信号布线所产生的信号性能变化作出实时分析和评估,所以版图设计的好坏更加依赖于设计人员的经验。在PCB板制作阶段,由于各PCB板及元器件生产厂家的工艺不完全相同,所以PCB板和元器件的参数一般都有较大的公差范围,使得PCB板的性能更加难以控制。 # x0 g% l5 X' w: s9 ?
4 e) e. N0 q3 r/ F5 q; B1 S& O5 T. Z
在传统的PCB设计流程中,PCB板的性能只有在制作完成后才能够通过仪器测量来评判。在PCB板调试阶段中发现的问题,必须等到下一次PCB板设计中加以修改。但更为困难的是,有些问题往往很难将其量化成前面电路设计和版图设计中的参数,所以对于较为复杂的PCB板,一般都需要通过反复多次上述的过程才能最终满足设计要求。 % f4 I& n& ^$ J, N- P9 W D
& N, c- U9 R2 G R
可以看出,采用传统的PCB设计方法,产品开发周期较长,研制开发的成本也相应较高。 ( g. G% j: Z0 f! }0 \0 T
' @* ]" z& g7 i' k" S
3. 基于信号完整性分析的PCB设计方法
8 ^% H8 S; w3 F& g. @+ v* y9 T$ P: ^* O8 K( P7 ]
基于信号完整性计算机分析的PCB设计流程如图2所示。与传统的PCB设计方法相比,基于信号完整性分析的设计方法具有以下特点: ) V5 {! q' z5 v
& \- |# P l# E7 J' t" ?
在PCB板设计之前,首先建立高速数字信号传输的信号完整性模型。
2 Z& |1 a$ l0 A& a
4 j" u: \. V- G( n 根据SI模型对信号完整性问题进行一系列的预分析,根据仿真计算的结果选择合适的元器件类型、参数和电路拓扑结构,作为电路设计的依据。
& M* ^$ x6 W+ }* `2 u0 E7 ?# M6 c/ F4 G( c) }3 P+ K' z
在电路的设计过程中,将设计方案送交SI模型进行信号完整性分析,并综合元器件和PCB板参数的公差范围、PCB版图设计中可能的拓扑结构和参数变化等因素,计算分析设计方案的解空间。
7 C9 B$ u$ S( f1 {9 J1 P% k" S7 Z' K, q: V6 H
在电路设计完成后,各高速数字信号应该都具有一个连续的、可实现的解空间。即当PCB及元器件参数在一定的范围内变化、元器件在PCB板上的布局以及信号线在PCB板上的布线方式具有一定的灵活性的情况下,仍然能够保证对信号完整性的要求。 . E# o# P. h: c" q8 X" ]
3 o5 e* L4 {6 g' [8 r1 v' B PCB版图设计开始之前,将获得的各信号解空间的边界值作为版图设计的约束条件,以此作为PCB版图布局、布线的设计依据。 ; b% O( f' u* a; a& [4 r
4 Q) \% w8 |3 Q1 `; p/ G4 D
在PCB版图设计过程中,将部分完成或全部完成的设计送回SI模型进行设计后的信号完整性分析,以确认实际的版图设计是否符合预计的信号完整性要求。若仿真结果不能满足要求,则需修改版图设计甚至电路设计,这样可以降低因设计不当而导致产品失败的风险。 , }7 h+ C4 J8 k, U: e; U
9 k0 Y2 [; _0 E5 Y5 q+ Q$ h
在PCB设计完成后,就可以进行PCB板制作。PCB板制造参数的公差范围应在信号完整性分析的解空间的范围之内。 + y: S# w8 f4 i' e: E0 O. K6 E
" U2 T4 k. V% M9 a% W5 n5 u
当PCB板制造好后,再用仪器进行测量调试,以验证SI模型及SI分析的正确性,并以此作为修正模型的依据。
1 z# O! R! [, ~% j0 z
# w- G3 b& A' { 在SI模型以及分析方法正确的基础上,通常PCB板不需要或只需要很少的重复修改设计及制作就能够最终定稿,从而可以缩短产品开发周期,降低开发成本。 ; @3 t6 B. E0 r+ B/ B1 O( q* M/ ^
: [( P9 L+ V& u0 |4. 信号完整性分析模型
P0 u" S0 k/ j P! Q7 ]2 H! a3 ]9 c9 c/ f; `3 R
在基于信号完整性计算机分析的PCB设计方法中,最为核心的部分就是PCB板级信号完整性模型的建立,这是与传统的设计方法的区别之处。
8 l9 I0 H" M3 M7 ~, V$ j0 r# V- r# v" x( l" o: Z
SI模型的正确性将决定设计的正确性,而SI模型的可建立性则决定了这种设计方法的可行性。 ; g1 B9 Z$ m6 t3 d4 H# h! t
: A! o' I( i$ x0 E
4.1. PCB设计的SI模型
1 f' ?( \' [, v# A% L
$ L6 z$ ?: i: b; r7 C7 \ 在电子设计中已经有多种可以用于PCB板级信号完整性分析的模型。其中最为常用的有三种,分别是spice、IBIS和Verilog-A。 3 {7 s* s3 O& E
* b7 @) ~+ n" n* n fa. SPICE模型
v. n! `8 W9 C6 L% w4 K: v# G$ }
SPICE是一种功能强大的通用模拟电路仿真器。现在SPICE模型已经广泛应用于电子设计中,并且衍生出两个主要的版本:HSPICE和Pspice,HSPICE主要应用于集成电路设计,而PSPICE主要应用于PCB板和系统级的设计。 & L- s# w7 R/ c1 _/ F/ k& W
3 B, ?4 n7 @8 J X" W: D SPICE模型由两部分组成:模型方程式(MODEL Equations)和模型参数(MODEL Parameters)。由于提供了模型方程式,因而可以把SPICE模型与仿真器的算法非常紧密地联接起来,可以获得更好的分析效率和分析结果。
! `. } e0 i/ {- x5 l# V: G2 ]. `: J8 f& h4 ?
采用SPICE模型在PCB板级进行SI分析时,需要集成电路设计者和制造商提供详细准确描述集成电路I/O 单元子电路的SPICE模型和半导体特性的制造参数。由于这些资料通常都属于设计者和制造商的知识产权和机密,所以只有较少的半导体制造商会在提供芯片产品的同时提供相应的SPICE模型。 , T @: M; _7 ~( E( u+ E% N
* Z5 @, `+ S3 n+ [, z' ?$ N9 h SPICE模型的分析精度主要取决于模型参数的来源(即数据的精确性),以及模型方程式的适用范围。而模型方程式与各种不同的数字仿真器相结合时也可能会影响分析的精度。除此之外,PCB板级的SPICE模型仿真计算量较大,分析比较费时。
3 p" O; I& q6 i, a# U4 I6 F1 ?6 y
5 \ j* A3 o; c9 {6 g! N6 D8 W7 \b. IBIS模型
& ^: G6 Y8 B! u k6 r# _! T8 y2 w, K7 c5 t* q/ W4 y& N, g
IBIS模型最初是由INTEL公司开发专门为用于PCB板级和系统级的数字信号完整性分析的模型。现在由IBIS开放论坛管理,并且成为了正式的工业标准(EIA/ANSI 656-A)。
" W! Q5 a& o- |% C+ w. g/ ?% C: W$ }. B% Q
IBIS模型采用I/V和V/T表的形式来描述数字集成电路I/O单元和引脚的特性。由于IBIS模型无需描述I/O 单元的内部设计和晶体管制造参数,因而得到了半导体厂商的欢迎和支持。现在各主要的数字集成电路制造商都能够在提供芯片的同时提供相应的IBIS模型。
( U8 S3 d- j0 P: e- K8 |7 y% L& r: r
IBIS模型的分析精度主要取决于I/V和V/T表的数据点数和数据的精确度。由于基于IBIS模型的PCB板级仿真采用查表计算,因而计算量较小,通常只有相应的SPICE模型的1/10到1/100。 1 i, A5 V! P* |. p6 h* t( L
7 E, f" U+ S) oc. Verilog-AMS模型和VHDL-AMS模型
5 x8 ^2 l% j0 c n
5 D) L9 t0 m( G& d! K Verilog-AMS和VHDL-AMS出现还不到4年,是一种新的标准。作为硬件行为级的建模语言,Verilog-AMS和VHDL-AMS分别是Verilog和VHDL的超集,而Verilog-A则是Verilog-AMS的一个子集。
# C2 Q- D% n- t6 U0 s+ e( ?
, V' e# w4 S) [* w 与SPICE和IBIS模型不同的是,在AMS语言中是由用户来编写描述元器件行为的方程式。与IBIS模型相类似,AMS建模语言是独立的模型格式,可以应用在多种不同类型的仿真工具中。AMS方程式还能够在多种不同的层次上来编写:晶体管级、I/O 单元级、I/O 单元组等。
3 c' R9 f4 S: T: V, k# u( ]; q5 l! ^7 w( t
由于Verilog-AMS和VHDL-AMS是一种新的标准,迄今为止只有少数的半导体厂商能够提供AMS模型,目前能够支持AMS的仿真器也比SPICE和IBIS的要少。但AMS模型在PCB板级信号完整性分析中的可行性和计算精度毫不逊色于SPICE和IBIS模型。 1 T9 k( j9 j* E
" x# i/ V4 Q% u2 k9 O4.2 模型的选用 9 q; t7 B6 y: }
8 a" P3 t( e7 E: I6 ` 由于目前还没有一种统一的模型来完成所有的PCB板级信号完整性分析,因此在高速数字PCB板设计中,需要混合上述几种模型来最大程度地建立关键信号和敏感信号的传输模型。 ) a0 ]7 P! P( b& A/ F
7 F W x7 x; e( T7 Z 对于分立的无源器件,可以寻求厂家提供的SPICE模型,或者通过实验测量直接建立并使用简化的SPICE模型。
, I, J' x6 n' [. q3 u k' z7 F
) C+ A- f, p5 b$ s# F# t$ h F j4 v: W 对于关键的数字集成电路,则必须寻求厂家提供的IBIS模型。目前大多数集成电路设计和制造商都能够通过Web网站或其它方式在提供芯片的同时提供所需的IBIS模型。
3 d m7 }2 @7 f% Y' s0 \& d& g7 e: P1 H1 a! r
对于非关键的集成电路,若无法得到厂家的IBIS模型,还可以依据芯片引脚的功能选用相似的或缺省的IBIS模型。当然,也可以通过实验测量来建立简化的IBIS模型。
. D/ J; l5 P, ?% e! a2 Y1 K8 L ^4 _+ _& p \; Z9 n, D
对于PCB板上的传输线,在进行信号完整性预分析及解空间分析时可采用简化的传输线SPICE模型,而在布线后的分析中则需要依据实际的版图设计使用完整的传输线SPICE模型。
- g5 b, D/ L$ e4 x, o: U! G6 L. |2 t5 e) {' f$ O
5. 设计方法与现有EDA软件的结合 , U" a0 a6 l- }5 ]& [# R. Y% H7 P: L
1 F* y: g2 v* r, O& h7 x 目前在PCB设计业还没有一个集成的EDA软件来完成上述的设计方法,因此必须通过一些通用的软件工具的结合来实现。
. x+ N& D5 j# c1 ^9 M/ A7 [+ }. a' _% ]: e
运用通用的SPICE软件(如PSPICE,HSPICE等),对分立、无源器件和PCB上的传输线建立SPICE模型,并调试验证。
: k& \1 A' i c) U) k$ g+ o: e9 L8 K! U0 @4 ?0 S
将已经获得的各元器件及传输线的SPICE/IBIS模型加入到通用的信号完整性分析软件中,如SPECCTRAQuest、HyperLynx、Tau、IS_Analyzer等,建立信号在PCB板上的SI分析模型,并进行信号完整性的分析计算。 $ D, Q1 ~+ \" Y1 g" {, s
# l! G+ `) Y3 m# N$ }% S
运用SI分析软件自带的数据库功能,或使用其它通用的数据库软件,对仿真运算的结果进行进一步整理和分析,搜寻理想的解空间。
( c" [0 P# d9 S/ w, X( d+ t
4 u4 k( l( I8 H 将解空间的边界值作为PCB电路设计的依据和版图设计的约束条件,采用通用PCB设计的EDA软件,如orcad、protel、pads、PowerPCB、allegro和mentor等来完成PCB电路设计和版图设计。
+ Q- {7 w8 u" U1 a& l" q \/ I4 G/ V c9 f3 `0 L/ @
当PCB版图设计完成后,可以通过上述版图设计软件将实际设计线路的参数(如拓扑结构、长度、间距等)自动或手动地提取出来,送回到前面的信号完整性分析软件进行布线后的SI分析,以验证实际设计是否符合解空间的要求。 % N5 V4 M* T* O8 }* d
* A$ d; l+ ]* x* f$ N3 h 当PCB板制造出来后,还可通过实验仪器的测量来验证各模型及仿真计算的正确性。
; X, g7 z/ p* ^4 a l3 A8 G( `8 S0 V+ S1 Z4 V. e5 S
本文小结:
) g- W1 A$ N: n$ G: }- Z
5 y) v- y; { O 该设计方法对于高速数字PCB板的设计开发具有很强的实用意义,不仅能够有效地提高产品设计的性能,而且可以大幅缩短产品开发周期,降低开发成本。可以预见,随着信号完整性分析的模型以及计算分析算法的不断完善和提高,基于信号完整性计算机分析的PCB设计方法将会越来越多地应用于电子产品设计之中。
7 s; G8 S+ ~; ?! i8 B9 T8 b. z$ k1 m/ F# E$ U+ Q
|
|