|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
CI24R1 是一颗工作在 2.4GHz ISM 频段,专为低成本无线场合设计,集成嵌入式
: u/ i' [9 K, J+ i% H0 IARQ 基带协议引擎的无线收发器芯片。工作频率范围为 2400MHz-2525MHz,共有 126: G% D3 f2 H0 V- Y( x" @/ S
个 1MHz 带宽的信道。
1 i! p$ z9 S4 _7 MCi24R1 采用 GFSK/FSK 数字调制与解调技术。数据传输速率与 PA 输出功率都可0 D' s3 j; r: ~, Z' u6 x
以调节,支持 2Mbps,1Mbps,250Kbps 三种数据速率。高的数据速率可以在更短的时间
; j5 W" z6 L: L3 }! k: R) ~完成同样的数据收发,因此可以具有更低的功耗。 : ]+ v L( V/ ^
Ci24R1 内部集成兼容 BLE4.2 标准的 PHY 与 MAC,可以非常方便实现与手机数2 k8 F0 K0 R( J4 A; G0 E2 l
据交互。
( o$ G0 P1 X( S+ @' y$ R5 `# ICi24R1 操作方式非常方便, 只需要微控制器(mcu)通过二线 SPI 接口对芯片少
6 j1 }( {+ `: p2 _; C数几个寄存器配置即可以实现数据的收发通信。嵌入式 ARQ 基带引擎基于包通信原理,
- w. M. p6 V3 n* z) t6 u8 p支持多种通信模式,可以手动或全自动 ARQ 协议操作。内部集成收发 FIFO,可以保证
4 G' V" }% w' v9 h芯片与 MCU 数据连续传输,增强型 ARQ 基带协议引擎能处理所有高速操作,因此大
& o& h" ~4 s$ J, q5 ^' `大降低了 MCU 的系统消耗。 ) R$ j7 N% t( C& B* D
Ci24R1 具有非常低的系统应用成本,只需要一个 MCU 和少量外围无源器件即可2 a7 A. J5 g* U2 W4 O) T
以组成一个无线数据收发系统。内部集成高 PSRR 的 LDO 电源,保证 2.1-3.6V 宽电源
" L7 z6 l$ G' z7 Y/ w范围内稳定工作;数字 I/O 兼容 2.5V/3.3V/5V 等多种标准 I/O 电压,可以与各种 MCU
+ f B6 A1 W/ H' x3 f6 }: @端口直接连接,芯片内部集成晶振电容,可以实现晶振的温度补偿,实现宽温度范围工2 H; H5 O4 f% |
作。
% i0 m1 C8 L) v, q0 B
8 q0 \) y, s$ Y$ V: ~) d主要特性 + R# A' W4 i, X1 |* Y) ?8 B6 z
工作在 2.4GHz ISM 频段
" j( ?( i2 }# u, p6 x7 B' j 调制方式:GFSK/FSK 3 M# {* `* v, y6 ^, }5 o
数据速率:2Mbps/1Mbps/250Kbps
f' X. Z! x& m% |. c 兼容 BLE4.2 PHY&MAC % n4 K9 m1 |4 K; q7 |2 u
超低关断功耗:2uA & N" W, L/ n* n7 K: W. b+ v
快速启动时间: ≤ 160uS ( P/ |2 z6 B/ @7 P, P2 n- J
内部集成高 PSRR LDO
; i+ q% S- A B 宽电源电压范围:2.1-3.6V
; m/ J L, k" B0 M2 h# { 接收灵敏度:-80dBm @2MHz
5 B$ q0 l1 P$ @6 G* g 最高发射功率:11dBm
1 L1 q! b. k) C5 `6 |; k# l 接收电流(2Mbps):20mA
0 a- e3 Y# S- q 最高 10MHz 两线 SPI 接口 2 a2 L+ Z* }( {+ M/ b
内部集成智能 ARQ 基带协议引擎 . o9 _2 y5 ~3 L6 g) n
收发数据硬件中断输出 4 Q4 b) k! ]6 M: [* N
支持 1bit RSSI 输出 , [3 @9 W9 S: D0 O8 J
极少外围器件,降低系统应用成本 3 j& _2 ?& N4 `( g5 h* L- { F
SOP-8/DFN-8 封装
) |" W% e7 G+ T! [' v5 ?1 ]/ V应用范围
0 H8 \) H# j& V0 U& W) N+ b 无线鼠标、键盘
+ b, `2 M+ |! X4 n) r 无线遥控、体感设备
9 r& y; S4 o' C2 V' `/ L 智能电网、智能家居
0 {) L) u: |7 r3 { 无线音频 6 m& M2 q& V# ?1 @
无线数据传输模块
" K4 O" V1 e8 N0 @' z0 d D+ Z封装图
% [+ t" l$ d. S; l
% n1 w7 V4 J, a9 W
6 F7 B: a3 l2 V0 {
|
|