|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
1、采集时间
7 M* B) m( U1 y4 j {' G9 h& \& q v采集时间是从释放保持状态(由采样-保持输入电路执行)到采样电容电压稳定至新输入值的1 LSB范围之内所需要的时间。采集时间(Tacq)的公式见pdf: % Z/ X7 v. M, f& @0 e
2、混叠
/ m, o) i: T/ C根据采样定理,超过奈奎斯特频率的输入信号频率为“混叠”频率。也就是说,这些频率被“折叠”或复制到奈奎斯特频率附近的其它频谱位置。为防止混叠,必须对所有有害信号进行足够的衰减,使得ADC不对其进行数字化。欠采样时,混叠可作为一种有利条件。9 x% w9 B: L9 ?. J. h- ]: l
3、孔径延迟
* W& s- _$ D: g3 o' ~* w2 m+ TADC中的孔径延迟(tAD)是从时钟信号的采样沿(下图中为时钟信号的上升沿)到发生采样时之间的时间间隔。当ADC的跟踪-保持切换到保持状态时,进行采样。
! J! L. Y j0 V7 u& i4 d9 |) F" y4、孔径抖动
5 u* s; [6 ?4 M# J孔径抖动 (tAJ) 是指采样与采样之间孔径延迟的变化,如图所示。典型的ADC孔径抖动值远远小于孔径延迟值。5 g1 K! k1 y9 ?" i6 M# L" t
5、二进制编码(单极性)
4 u: ~/ _- w. }2 C6 r标准二进制是一种常用于单极性信号的编码方法。二进制码(零至满幅)的范围为从全0 (00...000)到全1的正向满幅值(11...111)。中间值由一个1 (MSB)后边跟全0 (10...000)表示。该编码类似于偏移二进制编码,后者支持正和负双极性传递函数。. {5 d+ N" w% u, k
6、双极性输入7 f6 t* G0 i3 o# O E7 [
术语“双极性”表示信号在某个基准电平上、下摆动。单端系统中,输入通常以模拟地为基准,所以双极性信号为在地电平上、下摆动的信号。差分系统中,信号不以地为基准,而是正输入以负输入为参考,双极性信号则指正输入信号能够高于和低于负输入信号。
) Y( p) h$ N) ] Q" H1 m7、共模抑制(CMRR)1 C% Q+ K( [5 a6 F, a% d
共模抑制是指器件抑制两路输入的共模信号的能力。共模信号可以是交流或直流信号,或者两者的组合。共模抑制比(CMRR)是指差分信号增益与共模信号增益之比。CMRR通常以分贝(dB)为单位表示。
+ X$ N4 U% z( ^/ o2 k- a8、串扰(Crosstalk)
5 d( N/ o# l# Z6 [" k- x串扰表示每路模拟输入与其它模拟输入的隔离程度。对于具有多路输入通道的ADC,串扰指从一路模拟输入信号耦合到另一路模拟输入的信号总量,该值通常以分贝(dB)为单位表示;对于具有多路输出通道的DAC,串扰是指一路DAC输出更新时在另一路DAC输出端产生的噪声总量。
6 D5 h+ X$ X4 q. s& m5 n& U t$ {9、微分非线性(DNL)误差
7 O7 \: H4 l, z# r对于ADC,触发任意两个连续输出编码的模拟输入电平之差应为1 LSB (DNL = 0),实际电平差相对于1 LSB的偏差被定义为DNL。对于DAC,DNL误差为连续DAC编码的理想与实测输出响应之差。理想DAC响应的模拟输出值应严格相差一个编码(LSB)(DNL = 0)。(DNL指标大于或等于1LSB保证单调性。)(见“单调”。)
6 ]" r: r0 {2 D( q5 [10、数字馈通
7 ~- w4 X" I$ {% R! g4 a数字馈通是指DAC数字控制信号变化时,在DAC输出端产生的噪声。在下图中,DAC输出端的馈通是串行时钟信号噪声的结果。: B, y2 t$ H* }3 ?
|
|