找回密码
 注册
关于网站域名变更的通知
查看: 180|回复: 3
打印 上一主题 下一主题

FPGA配置中的PS配置和AS配置有哪些区别?

[复制链接]
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-6-29 11:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    FPGA配置中的PS配置和AS配置有哪些区别?- j' G2 w- k* I
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2022-6-29 13:10 | 只看该作者
    PS:被动串行方式,时钟(DCLK)对被加载的FPGA来说是输入,也就是说,加载同步时钟是外部时钟,主要用于外部主机(如CPU或CPLD)加载FPGA5 H1 ~' q2 P: a1 a5 |# R  w
    AS:主动串行方式,时钟(DCLK)对被加载的FPGA来说是输出,也就是说,加载同步时钟是FPGA内部时钟,主要用于PROM加载FPGA
  • TA的每日心情
    开心
    2022-1-29 15:03
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2022-6-29 13:28 | 只看该作者
    一个是主动 一个是被动 方式不同 外围电路就不同
  • TA的每日心情
    开心
    2022-1-29 15:03
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2022-6-29 13:32 | 只看该作者
    jtag是调试模式,; e+ O4 g, r+ Q6 c/ T- n
    as是主动模式,即fpga主动获取配置信息,与epcs芯片配合使用
    - `, U# B. T6 ^4 h2 i1 M  hps是被动模式,即外部的控制器将配置信息加载给fpga,fpga被动接受,一般的外部控制器可以是arm,单片机等。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-25 20:54 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表