找回密码
 注册
关于网站域名变更的通知
查看: 135|回复: 2
打印 上一主题 下一主题

STM32 和CPLD通讯 ,方式是SPI,请问CPLD这边接口怎么分配?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-6-14 15:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
cpld用EPM570,100脚,CPLD接入SPI四线,新手,CPLD应该分配哪4个引脚做通讯呢,是四线全部用CPLD的IO吗?SCLK这个需要分配什么样的引脚?
! q2 T; M2 O0 y9 I9 t2 ]

该用户从未签到

2#
发表于 2022-6-14 15:37 | 只看该作者
全部用普通的引脚,然后通过程序写下SPI底层,就是SPI通信的特点,按照它的协议写个模块。去网上搜下,FPGA实现SPI通信,和CPLD一样的。7 J2 V+ g9 |0 H4 x6 Q2 p

该用户从未签到

3#
发表于 2022-6-14 16:15 | 只看该作者
楼上说的很不错的
2 i- `" `# B% w% [+ B, e5 [
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-26 14:36 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表