找回密码
 注册
关于网站域名变更的通知
查看: 127|回复: 2
打印 上一主题 下一主题

FPGA数字信号处理设计教程-system generator入门与提高

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-5-31 09:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
目录
4 b- m# O5 k( C- D第1章 FPGA硬件结构…………………………………………………………………………………………………………1
3 Z3 [$ a+ \5 r9 H1.1 FPGA的可编程技术……………………………………………………………………………………………………………………1" m: n' g; S* C5 F0 D! i" i
1.1.1 基于SRAM的FPGA器件…………………………………………………………………………………………1
# n2 N* v: x* o: ]1.1.2 反熔丝FPGA …………………………………………………………………………………………………………….2 9 p: {& }3 ^* O* c$ k
1.1.3 基于Flash 的 FPGA………………………………………………………………………………………………2 / S/ W/ R. H  U6 y2 c9 F! h7 }
1.2 FPGA的内部结构…………………………………………………………………………………………………………………2
7 {% V0 y! ^+ N6 n2 w( _1.2.1 可配置逻辑模块(CLB)……………………………………………………………………………………………………………………….2
7 _* w: k$ h% J8 U, d1.2.2可配置I/O模块……………………………………………………………………………………………………………….5   j( K( v3 s! B% o
1.2.3 块存储器(BlockRAM)…………………………………………………………………………………………6
2 c% U+ N, L2 `( H$ t9 i9 b- q1.2.4 数字时钟管理器(DCM)………………………………………………………………………………………………….10
/ y: C3 E* W5 B8 g/ z7 s, ^  ~4 S$ @2 F1.2.5 硬件乘法器模块(Multiplier)……………………………………………………………………………….12 0 I( R: K/ R; @* x2 P  l
1.3 Xilinx公司主流产品介绍与器件选择…………………………………………………………………………………12 / J  K4 v: w- T% O8 f6 _; o
1.3.1 主流 FPGA产品 …………………………………………………………………………………………………12
* ]0 J5 w. Z5 j7 w2 S1.3.2器件的选择…………………………………………………………………………………………………………………….115
+ h8 x# j, o2 Q2 G) z& D% m* ]1.4 本章小结……………………………………………………………………………………………………………………………………16 8 V3 h8 ?8 @4 T) I1 e8 P$ _
第2章 数字信号处理的基本知识…………………………………………………………………………………175 k/ R+ Y( {' n, Q) P2 I
2.1 模拟/数字转换和数字/模拟转换.………………………………………………………………………………………17
) E' }* ~. P( b# ^' X2.1.1模拟/数字转换…………………………………………………………………………………………………………………18
. C3 u0 k2 @" u# I2.1.2数字/模拟转换………………………………………………………………………………………………………………………….20 . O0 H# }% t+ d7 d# n# D% l
2.2 离散傅立叶变换(DFT)与快速傅立叶变换(FFT………………………………………………………………21
% a! J# @) M' F# V* U: e6 x2.2.1 离散傅立叶变换(Discrete Fourier Transform,DFT)……………………………………………………………21
4 C% w& x, \! c2.2.2 快速傅立叶变换(Fast Fourier Transform,FFT)………………………………………………………….224 r( ?/ G/ ~9 Q8 ~4 E0 h
2.3 滤波器...................................................................................................................27
3 Q3 `& H7 D0 S! a) z2.3.1 无限脉冲响应数字滤波器(IIR)………………………………………………………………………………………27 + `# J. v7 T- G& i
2.3.2 有限脉冲响应数字滤波器(FIR)…………………………………………………………………………………………..31 ' l0 g" \8 y6 ~6 m
2.3.3 IIR滤波器与FIR滤波器的比较…………………………………………………………………………………….32 # I! S% j$ x! t
2.4 本章小结…………………………………………………………………………………………………………32 - x' Y+ M+ g" [+ K) n( P$ P/ e* Z
第3章 System Generator 概述…………………………………………………………………………………………33
" _% l3 @2 \* u2 f$ R1 M3.1软件需求……………………………………………………………………………………………………………………………33 9 A* W& M( \% v0 ~. ~+ w
3.2 软件安装……………………………………………………………………………………………………………………….34
2 ^$ a: p' b; [, \4 t3.3 编译XILINX 硬件描述语言库…………………………………………………………………………………………………………….34 * w: K: W& q. k
3.4 FPGA器件需求…………………………………………………………………………………………………………………35
7 j9 Z' b1 \; M/ d3.5 使用FPGA进行数字信号处理的优势……………………………………………………………………………………36 $ ]! y4 ^: J, ~/ e3 h, J3 w/ c: w1 l
3.6 用System Generator进行系统级建模………………………………………………………………………………………39
& w3 g% T" a$ m7 L$ n% U. G/ Y# H& x3.6.1 MATLAB、SIMulink和System Generator的运行环境……………………………………………………40 . l7 q& b4 F0 r  k- s6 \* m' k
3.6.2一般流程………………………………………………………………………………………………………………………………………41 % s5 h' P6 g3 H
3.6.3 流程范例…………………………………………………………………………………………………………………………………42
$ F9 y- I# J% Z9 I3.6.4 几个重要特点……………………………………………………………………………………………………………………48 1 M( U2 G9 F! `. r7 H& y
3.7本章小节…………………………………………………………………………………………………………………………………….51
+ S4 ~" ?2 W- B0 j第4章 System Generator库的构成……………………………………………………………………………52* f/ a* o8 v  n- v. R
4.1 System Generator模块定义…………………………………………………………………………………………………….52
1 {# C. j% o  x  _4.2 在 Simulink模型中引用XLINX模块………………………………………………………………………………………………52 ) G2 z. T6 u' `0 N& _
4.3 XILINXBlockset库………………………………………………………………………………………………………………53 " K$ W+ U1 `7 M' M
4.4 XILINXBlockset库…………………………………………………………………………………………………………………61 ' y& e9 l4 V* Q1 v
4.5 XILINX Reference Blockset库………………………………………………………………………………………………133
5 H$ g& q) |* i  c1 C/ |, r' E+ _2 R4.6 XILINX XtremeDSP Kit库…………………………………………………………………………………………………135
1 y2 h: Q* B' ^# J- u1 i3 f: [! M4.7 本章小结………………………………………………………………………………………………………………………137
. w) x6 T2 p' {" B- e第5章 图形化工程设计流程及实现 …………………………………………………………………………138
, `: D, z) w  v* [) s8 i8 k5.1 常规设计流程………………………………………………………………………………………………………………………138
6 N( Z) w( ?. A, H! I9 E1 i5.1.1 使用硬件描述语言的FPGA开发流程 ………………………………………………………………138
  K! J) ]. E; Y( ]5.1.2 使用XILINX CORE Generator的FPGA开发流程…………………………………………………………139 ( _" m8 W* U  y2 u, S- s
5.2 使用XILINXSystem Generator的FPGA开发流程…………………………………………………………………141
/ l: a7 z8 K" c5.3 System Generator 的重要功能………………………………………………………………………………………………………144
. ^# I5 \# P- L3 b5.3.1 硬件描述语言协同仿真………………………………………………………………………………………….144
  I+ ~, K! J* U* ]' Y7 Z5.3.2硬件验证………………………………………………………………………………………………………………………148
$ C' }: `5 s% ?; K- ?/ u+ s9 o5.3.3 系统在线调试……………………………………………………………………………………………………………………156
% W9 L/ a% I- g* K" d' G: }5.3.4资源估计………………………………………………………………………………………………………………………163 7 W& {8 o2 z( E# p
5.4 本章小结…………………………………………………………………………………………………………………………………164
' J& i! C% f' M; k第6章 应用实例………………………………………………………………………………………………………………….166$ D2 e$ l) l- f9 m
6.1数字振荡器……………………………………………………………………………………………………………………………………166 $ _/ c/ f$ ~7 }* e! ]
6.1.1 用IR滤波器实现振荡器.………………………………………………………………………………166 4 `6 ?4 E5 N; C) {  }
6.1.2 用查表法实现数控振荡器……………………………………………………………………………………171 - F# l3 f5 r# e* _; b* e
6.2 有限脉冲响应(FIR)滤波器………………………………………………………………………………………………176 5 w6 d9 k, @% P
6.2.1 标准FIR滤波器………………………………………………………………………………………………………177 % M& u( e  o& N% D8 V: L
6.2.2 标准FIR 滤波器的改进结构 ……………………………………………………………………………………………………178
3 Q2 S2 H' M1 G7 z6.2.3 转置4抽头FIR 滤波器……………………………………………………………………………………179 , b7 b- i4 Y1 q% w6 e
6.2.4 转置4抽头的FIR滤波器的变换结构 .………………………………………………………………………179 ' S4 [3 P$ C, R8 I
6.2.5 使用System Generator现有乘加FIR模块………………………………………………………………………………180
8 n% R( L3 A# A/ q, u  U( y6.3 CORDIC算法的原理与运用………………………………………………………………………………………………………182) z- T$ v# I2 ]* E( ]0 X; {- {! \
6.3.1 CORDIC算法介绍……………………………………………………………………………………………………182
, C2 E* O) P2 [* X6.3.2 CORDIC算法的运用………………………………………………………………………………………………………184$ h) G. @7 Z6 J' E
6.4 时延数字正切锁相环…………………………………………………………………………………………………………………18" _8 W/ t  V, _( _6 W6 V6 z" b9 U
6.4.1零阶时延数字正切锁相环……………………………………………………………………………………………………189
: L6 |) z' t6 D6.4.2阶时延数字正切锁相环………………………………………………………………………………………………………191
' A# K* C8 v3 c* O8 _6.5 本章小结………………………………………………………………………………………………………………………………192 ( D$ I: V* x5 l
附录 光盘内容树状图…………………………………………………………………………………………………………….193* ?& n$ d, u2 h  j1 `5 }0 W
参考文献.................................................................................................................................194& G# f1 h1 \. G# z, N! X& @

# N  ~( U- w; b. n. Y" h4 ]$ m- K# j5 H' B% t: C. b

FPGA数字信号处理设计教程-system generator入门与提高.zip

18.09 MB, 下载次数: 0, 下载积分: 威望 -5

该用户从未签到

2#
发表于 2022-5-31 13:17 | 只看该作者
支持,学习学习
  • TA的每日心情
    开心
    2025-7-25 15:22
  • 签到天数: 1136 天

    [LV.10]以坛为家III

    3#
    发表于 2022-5-31 15:18 | 只看该作者
    不错不错,很是专业和深度,琢磨琢磨
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-26 15:32 , Processed in 0.140625 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表