找回密码
 注册
关于网站域名变更的通知
查看: 161|回复: 2
打印 上一主题 下一主题

CPLD的功耗要比FPGA大,且集成度越高越明显

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-5-27 15:47 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
随著复杂可编程逻辑器件(cpld)密度的提高,数字器件设计人员在进行大型设计时,既灵活又容易,而且产品可以很快进入市常许多设计人员已经感受到 CPLD容易使用。时序可预测和速度高等优点,然而,在过去由于受到CPLD密度的限制,他们只好转向FPGA和ASIC。现在,设计人员可以体会到密度 高达数十万门的CPLD所带来的好处。) T9 o6 j5 l8 x0 l: ]* z: |

该用户从未签到

2#
发表于 2022-5-27 16:17 | 只看该作者
CPLD的速度比FPGA快,并且具有较大的时间可预测性
8 X- w# C2 Z7 @; \

该用户从未签到

3#
发表于 2022-5-27 16:43 | 只看该作者
在编程方式上,CPLD主要是基于E2PROM或FLASH存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。CPLD又可分为在编 程器上编程和在系统编程两类。2 M+ q" z& _* ~" l" e( Z
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-26 23:27 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表