|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
跪求高手指点迷津,望版主留情!0 ]' A9 d& A+ W% P
\0 Z, Q: g: X% x. x, W我们一般会在芯片的电源脚处靠近放置去耦电容,作为局部的小电源。放置的一般顺序为,电源线——大电容——小电容——芯片电源脚。这时,芯片作为产生噪声的源头。为了使小电容更好的感应到芯片脚的噪声,减小迹线电感和高频阻抗,增强去耦效果,我们会把小电容更靠近噪声源(也就是芯片脚)放置。
/ C! o8 i7 m0 v6 @! @4 B& l1 j; }5 L" R/ t2 n+ f& C
由此,想到两个问题,理解不了,希望达人们能够解惑,小弟感激不尽啊!
& }9 J" a: G/ E; }) D' e! b! U; e% N1 G5 d: ]8 |& E- g
1、我想到滤波。滤波的顺序一般为,噪声——大电容——小电容——输出(记得好多地方都这样介绍,不知道这种方式对不对?)。这样滤波顺序为,先大电容滤低频,再小电容滤高频。为什么滤波的时候,要让大电容更靠近噪声源,而不是小电容呢?同样是利用电容的隔直通交性能,稳定电压,这两者有什么区别呢?- H) K: g9 J V1 Y
个人感觉,小电容更靠近电源端的话,滤高频分量的效果会更好一点。7 b+ n @; x! U, s, y6 D
; V) {- B, M4 o9 W2、还是滤波,滤波走线结构如下图:: k( r3 H, H+ b6 D, S% Z" {! v$ x
/ N# K) F! S: h" ]+ c7 Q+ y6 l' F, | g, x7 P- H" D, J
说明:电容的目的是给电源网络滤波,滤除杂讯。三个电容取值不同,分别滤高频和低频。供电方向,由左至右。三个电容物理上已经并联在一起,且电容们接入电源网络的接入点,只有一个。/ d# x9 o% Z- ~' X3 ^
问题是:是在大电容脚上接入电源好(与图中情况相同),还是使小电容接入电源好(与图中情况相反)?或者说,大电容和小电容,哪个离电源近更好一点?, n' M7 S9 Q$ t4 u P2 r V2 d
( [ s4 H4 N7 ^6 @; `% w
先谢谢各位了! |
|