找回密码
 注册
关于网站域名变更的通知
查看: 2438|回复: 6
打印 上一主题 下一主题

DDR走线问题?

[复制链接]

该用户从未签到

跳转到指定楼层
#
发表于 2007-11-14 09:26 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
论坛上有个贴说数据和地址都很重要   而这块板上 宽而细的是数据线   粗而密的是地址线等 (规则是设好了的)  高手给说明下咯? 谢谢 ! \, @6 _* T5 v5 `5 i

该用户从未签到

5#
发表于 2008-4-24 23:04 | 只看该作者
加粗是为了增加驱动能力么?0 M0 V; O% k  ~, a0 y  y
中间不是以小截细么

该用户从未签到

4#
 楼主| 发表于 2008-3-19 15:09 | 只看该作者
谢谢咯~   

该用户从未签到

3#
发表于 2008-3-19 14:40 | 只看该作者
地址线频率比数据线低一倍,串扰也小些,所以间距近点.为什么会宽些,可能是因为地址线的负载比数据线要大得多,阻抗低些驱动强点对上升沿有所改善?) _6 d6 e# v) I" L! V' ]
没做过主板,做过的来谈谈

该用户从未签到

2#
发表于 2008-3-19 11:50 | 只看该作者
我一直被这个问题困扰,问了好些人,回答都不一样,0 h8 B8 W! x, I( p3 Y" G
而且有些设计中的DDR走线根本就没有考虑时序,* `6 U8 e, P3 ~; |
但是板子跑起来没有问题,希望有人能详细的讲解一下

该用户从未签到

1#
发表于 2008-3-18 12:52 | 只看该作者
研究一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-23 02:00 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表