找回密码
 注册
关于网站域名变更的通知
查看: 245|回复: 2
打印 上一主题 下一主题

如何有效地开展FPGA/SoC架构设计工作?

[复制链接]
  • TA的每日心情
    开心
    2022-1-21 15:21
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-4-15 13:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    如何有效地开展FPGA/SoC架构设计工作?
    & m' P6 [6 L4 ]# n3 n

    该用户从未签到

    2#
    发表于 2022-4-15 14:46 | 只看该作者
    可编程逻辑的架构设计可能非常复杂,因此好的架构通常要定义以下几个元素:
    * q1 ~5 }: T8 |6 F) P5 t9 t1.模块需要实现所需的功能,当然,这些模块也可以包含层次结构。# L% p0 s8 ^, `7 ~( _! }4 D
    2.每个模块接收时钟和时钟使能,必须考虑如果信号跨越多个时钟域时的跨时钟域需求。
    ! q) ~  b3 c  `+ _% S4 ~. k9 P3.每个模块收到的复位。就像时钟一样,必须考虑每个模块的复位要求。
    * u1 g, @/ @% ~) I6 e3 a4 ?1 I4.架构中每个模块接口信号相互连接
  • TA的每日心情
    开心
    2022-1-29 15:07
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2022-4-15 14:53 | 只看该作者
    高效的架构和实现应尽可能利用供应商的现有IP核。确定可以在整个体系结构中重用的模块也是明智的,例如控制算法或通信总线。我的设计中有3个FPGA需要构建,因此识别可以通用的模块将在开发和验证过程中节省大量时间。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-27 17:38 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表