EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
7 [$ e7 J; M2 e1 ~! A1 y3 w
" U6 L K" t* B% T: a- [+ U盲目的拉线,拉了也是白拉!
" `! x' J5 B! z* c: @7 j3 \$ S有些小伙伴在pcb布线时,板子到手就是干,由于前期分析工作做的不足或者没做,导致后期处理时举步维艰。
' e, D* Z% @% N2 M# `比如电源线、杂线拉完了,却漏掉一组重要的信号线,导致这组线没办法同组同层,甚至都没有完整的参考平面,需要对前面的布线工作做大修改才能完成,费时费力。 9 T( G' ~+ c* S; A* n
如果将PCB板比作我们的城市,元器件就像鳞次栉比的各类建筑,信号线便是城里的大街小巷、天桥环岛,每条道路的出现都是有它的详细规划,布线亦是如此。 7 z, D1 c/ Z w' n( p2 A: y( _
布线优先次序要求 * t# B/ Q0 S" n4 \1 K7 K: }# r
1、关键信号线优先: 电源、摸拟小信号、高速信号、时钟信号和同步信号等关键信号优先。 * J5 E( F$ m4 |- |8 G0 N4 }
2、布线密度优先原则: 从单板上连接关系最复杂的器件着手布线。从单板上连线最密集的区域开始布线。 : p B; p7 `8 o3 u1 A
3、关键信号处理注意事项: 尽量为时钟信号、高频信号、敏感信号等关键信号提供专门的布线层,并保证其最小的回路面积。必要时应采取屏蔽和加大安全间距等方法。保证信号质量。
8 z; @2 F- |# G8 R W) v4、阻抗控制: 有阻抗控制要求的网络应布置在阻抗控制层上,须避免其信号跨分割。
}' D% H: a3 S; g 布线串扰控制
1 |% ?1 a3 L7 z3 n7 ]9 `; k6 @# }& w1、3W原则释义 线与线之间的距离保持3倍线宽。是为了减少线间串扰,应保证线间距足够大,如果线中心距不少于3倍线宽时,则可保持70%的线间电场不互相干扰,称为3W规则。 " ]2 P; M7 y8 K/ s; i/ o V
- c C# d: V ]$ T0 s2、串扰控制 串扰(CrossTalk)是指PCB上不同网络之间因较长的平行布线引起的相互干扰,主要是由于平行线间的分布电容和分布电感的作用。 & M# Y: O& l- f
克服串扰的主要措施是: 加大平行布线的间距,遵循3W规则。 在平行线间插入接地的隔离线。 减小布线层与地平面的距离。
5 T4 V0 D% R' r, N8 K: }2 N. ]
8 m; t2 H& F/ [+ Z 布线的一般规则要求
`+ S9 q1 J( B+ `, O! \1、相邻平面走线方向成正交结构。 避免将不同的信号线在相邻层走成同一方向,以减少不必要的层间窜扰;当由于板结构限制(如某些背板)难以避免出现该情况,特别是信号速率较高时,应考虑用地平面隔离各布线层,用地信号线隔离各信号线。 : B" L9 _% R- k9 {+ B
$ E' ^6 C+ e+ j/ M5 @6 `. \: T m
2、小的分立器件走线须对称 间距比较密的SMT焊盘引线应从焊盘外部连接,不允许在焊盘中间直接连接。 ( m& c" M5 o/ M7 U
3 b- _) L9 q% R
3、环路最小规则 信号线与其回路构成的环面积要尽可能小,环面积越小,对外的辐射越少,接收外界的干扰也越小。 ( Q) d3 Z% n: ^7 m* ]
; y6 ?+ z/ @: x8 t% ]: s J. z4、不出现STUB 走线不允许出现STUB。
5 j0 d' k: m5 a. ]0 I
9 B; y3 t# R& q1 h8 f; t8 x9 t5、同一网络布线宽度一致 同一网络的布线宽度应保持一致,线宽的变化会造成线路特性阻抗的不均匀,当传输的速度较高时会产生反射。在某些条件下,如接插件引出线,BGA封装的引出线类似的结构时,因间距过小可能无法避免线宽的变化,应该尽量减少中间不一致部分的有效长度。 6、防止信号线在不同层间形成自环 在多层板设计中容易发生此类问题,自环将引起辐射干扰。 % G9 v* I$ A$ Y4 u2 O* j3 W" ^2 @' v
7、避免锐角、直角 PCB设计中应避免产生锐角和直角,产生不必要的辐射,同时PCB生产工艺性能也不好。 注:文章内容源自网络,如有侵权请联系小编删除。
/ R# q2 f1 o6 @3 g# ^# ]
9 }" ~8 B. H2 n' M8 z E7 s. [, W! J a0 G2 R
0 `1 E- n( u/ F& [$ y
Z# S( B% L0 r: O1 n ^5 H |