找回密码
 注册
关于网站域名变更的通知
查看: 324|回复: 2
打印 上一主题 下一主题

PCB设计中十大常见问题

[复制链接]
  • TA的每日心情
    开心
    2022-1-21 15:22
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-3-4 09:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 qian211111 于 2022-3-4 09:21 编辑
      ?0 B# p% e. ^5 Z% H. S6 X$ @4 s+ A; d. L1 f7 K& b  M) t' m
    一、焊盘的重叠  
      1、焊盘(除表面贴焊盘外)的重叠,意味孔的重叠,在钻孔工序会因为在一处多次钻孔导致断钻头,导致孔的损伤。
    % a7 {9 ^! y7 u% ^! D% u! @! \; z0 ~9 b
      2、多层板中两个孔重叠,如一个孔位为隔离盘,另一孔位为连接盘(花焊盘),这样绘出底片后表现为隔离盘,造成的报废。8 J6 }. \, Y) N( t$ O  S
    & B+ x: l/ w# |3 Z
    二、图形层的滥用
    ! ^" c& X( ~0 U' @  1、在一些图形层上做了一些无用的连线,本来是四层板却设计了五层以上的线路,使造成误解。  
    : }, X$ w2 d# W  2、设计时图省事,以protel软件为例对各层都有的线用Board层去画,又用Board层去划标注线,这样在进行光绘数据时,因为未选Board层,漏掉连线而断路,或者会因为选择Board层的标注线而短路,因此设计时保持图形层的完整和清晰。
    8 `% K% h. y% g5 g# [5 d  3、违反常规性设计,如元件面设计在Bottom层,焊接面设计在Top,造成不便。 & S; C9 T  T9 ^* Y" T

    - z- M+ t% j' k7 a+ W3 W0 `三、字符的乱放1 [! t7 O2 `9 |* Q! F. M
      1、字符盖焊盘SMD焊片,给印制板的通断测试及元件的焊接带来不便。  
    % _# V6 N) a) q& x  f  2、字符设计的太小,造成丝网印刷的困难,太大会使字符相互重叠,难以分辨。
    + v7 @( t5 V9 h2 u# D$ s4 z: Q3 F& r  ^9 ~, z1 ^( J4 t
    四、单面焊盘孔径的设置
    1 ?) D1 F: o( m# K0 k  1、单面焊盘一般不钻孔,若钻孔需标注,其孔径应设计为零。如果设计了数值,这样在产生钻孔数据时,此位置就出现了孔的座标,而出现问题。  
    # A% G  w2 w  C$ o$ a  2、单面焊盘如钻孔应特殊标注。
    : A* B2 m* S$ v$ Y* k/ i3 n$ w5 |. F! I2 a! Q7 L0 \
    五、用填充块画焊盘
    , H1 u! w, N8 W) e. a. M: }  用填充块画焊盘在设计线路时能够通过DRC检查,但对于加工是不行的,因此类焊盘不能直接生成阻焊数据,在上阻焊剂时,该填充块区域将被阻焊剂覆盖,导致器件焊装困难。
    - I3 m+ o- f/ H: @9 ]! W  V: P4 g
    7 f) d, \6 S6 b8 k7 e1 J, W- ?. n, A六、电地层又是花焊盘又是连线
    ; b$ T, V! K$ W, ^3 X- j: A- M( H  i% I  因为设计成花焊盘方式的电源,地层与实际印制板上的图像是相反的,所有的连线都是隔离线,这一点设计者应非常清楚。 这里顺便说一下,画几组电源或几种地的隔离线时应小心,不能留下缺口,使两组电源短路,也不能造成该连接的区域封锁(使一组电源被分开)。 9 Z+ y/ x% A8 V; x/ A
    * v2 S9 }; u. N9 I4 D
    七、加工层次定义不明确
    3 S3 o" p( D+ \4 l; I  1、单面板设计在TOP层,如不加说明正反做,也许制出来的板子装上器件而不好焊接。
    ; H/ M" N7 w" w" t  2、例如一个四层板设计时采用TOP mid1、mid2 bottom四层,但加工时不是按这样的顺序放置,这就要求说明。  : J1 `3 j- h" p" C

    2 i' B; X/ w6 X$ G$ M八、设计中的填充块太多或填充块用极细的线填充
    - J- `8 v0 Y$ ~8 ?  1、产生光绘数据有丢失的现象,光绘数据不完全。  
    * s+ c; f5 P2 e" s! k  2、因填充块在光绘数据处理时是用线一条一条去画的,因此产生的光绘数据量相当大,增加了数据处理的难度。 7 f$ l6 o4 s! p" Y5 Q5 ~
    九、表面贴装器件焊盘太短
    8 l, s! G3 B3 [: m" k  这是对通断测试而言的,对于太密的表面贴装器件,其两脚之间的间距相当小,焊盘也相当细,安装测试针,必须上下(左右)交错位置,如焊盘设计的太短,虽然不影响器件安装,但会使测试针错不开位。 " r# |/ |) \& Z2 A5 n, t: l

    # v+ H0 T+ f  t+ ]8 R) Y  H$ Q十、大面积网格的间距太小
    # r7 F6 \. A! ?6 i7 d  组成大面积网格线同线之间的边缘太小(小于0.3mm),在印制板制造过程中,图转工序在显完影之后容易产生很多碎膜附着在板子上,造成断线。   J" B& |% s, H, V
    $ J! F' L: |( {" n

    + _5 q1 J1 R7 p' `
    / l5 |4 N( x! F' [* A7 D. D/ a) k
  • TA的每日心情
    开心
    2022-1-29 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2022-3-4 10:08 | 只看该作者
    pcb设计的小tips特别实用

    该用户从未签到

    3#
    发表于 2022-3-4 13:18 | 只看该作者
    这些都是在设计中会经常遇到的
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-26 06:26 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表