找回密码
 注册
关于网站域名变更的通知
查看: 130|回复: 2
打印 上一主题 下一主题

FPGA中的晶振问题?

[复制链接]
  • TA的每日心情
    开心
    2022-1-21 15:22
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-2-21 14:09 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    FPGA中的晶振问题:(1)晶振的大小多少比较合适 为什么(2)为什么会用到两个晶振( P3 T" W' Q/ x! f' U% r3 f
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2022-2-21 16:35 | 只看该作者
    (1)晶振大小根据你的设计而定,十几兆到几十兆不一定,看你的设计要求多少;
    $ N" W) q  \$ r" y(2)FPGA往往每个BANK上都有时钟输入,两个晶振应该是连在不同的输入管脚上,可能你的系统要有跨时钟域的问题。一般来说用一个就能让FPGA工作了,但有时有特殊要求就得用多个,这时要考虑谁是主时钟,即谁是全局时钟
  • TA的每日心情
    开心
    2022-1-24 15:10
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-2-21 16:36 | 只看该作者
    晶振的大小依据设计来定的
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-30 03:22 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表