找回密码
 注册
关于网站域名变更的通知
查看: 106|回复: 3
打印 上一主题 下一主题

FPGA中可不可以直接进行乘除的算术运算

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-1-19 10:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
用VHDL编程时,可否用程序语言表示十进制的加减乘除,还是说要另外新建乘法器?
0 `; r7 R5 Y! J3 B

该用户从未签到

2#
发表于 2022-1-19 11:08 | 只看该作者
即使使用VHDL语言描述十进制数的加减乘除,也会在综合时产生相应的加(减)法器、乘法器或者除法器的。
' }6 {: t$ K2 |( V8 F

该用户从未签到

3#
发表于 2022-1-19 14:16 | 只看该作者
硬件实现算数运算一定会由相应的硬件运算部件来完成的
1 @4 o5 I+ y1 P1 T0 Q8 b

该用户从未签到

4#
发表于 2022-1-19 14:33 | 只看该作者
这要看你描述的数据类型,如果是integer类型,则可以直接使用“*”和“/”(注意是整除)运算符,综合后会直接产生硬件乘法器或者除法器;如果是std_logic_vector类型,则用use子句声明相应的程序包后,可以直接使用“*”运算符。其他类型则只能自己先描述乘法器或者除法器,然后再调用了。
, w! i# x$ x/ W
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-30 18:37 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表