找回密码
 注册
关于网站域名变更的通知
查看: 142|回复: 3
打印 上一主题 下一主题

FPGA系统设计中,其功耗怎样去估计的?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-1-13 10:10 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
怎样去估计ICCINT,是考虑静态电流还是动态的总电流,包括IO电流 PLL电流么?还是跟内部资源消耗、工作频率有关呢?/ f5 t7 e$ M0 Y/ d; f

该用户从未签到

2#
发表于 2022-1-13 11:07 | 只看该作者
不知道你用的是哪家的产品,我们用的是Xilinx的;考虑FPGA功耗当然要考虑所有的功耗,包括VCCIO/VCCAUX/VCCINT;VCCIO*ICCIO是外围IO部分的功耗,输入/输出管脚越多、时钟频率越高,功耗也越大;VCCAUX则给内部的DCM等时钟电路和LVDS等差分信号供电,也要考虑进来;VCCINT是内部Fabric的供电,这也是整个FPGA功耗的最大的一部分,内部资源用的越多,功耗也就越大;我们曾经测试过,每例化一个DDS,系统电流就上升200~300mA;因此,FPGA的功耗应该是动态功耗与静态功耗之和,并考虑各路供电功耗之和;幸好厂商的软件提供了功耗估计的功能,当你的逻辑设计确定之后,可以通过厂商提供的软件来估计系统功耗。1 d6 `5 k8 T8 C

该用户从未签到

3#
发表于 2022-1-13 12:53 | 只看该作者
再看看其他人是怎么说的, @# G( d* p. R0 g

该用户从未签到

4#
发表于 2022-1-13 14:45 | 只看该作者
同问,求结果
2 e2 f, r' X5 L& ]2 [: R
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-30 20:10 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表