找回密码
 注册
关于网站域名变更的通知
查看: 126|回复: 2
打印 上一主题 下一主题

求助:FPGA与DSP通信问题

[复制链接]
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-1-12 13:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    FPGA采用DSP的xintf接口与DSP通信,看了不少资料,但还是很迷茫,说要使FPGA的时序与DSP一致,要怎么实现一致呢?
    - r) G, o0 a+ b" }6 b3 M" b看到有说在FPGA中建立双口RAM或者FIFO的,就简单地FPGA检测到XWE就将数据送到寄存器,检测到XRD就将寄存器的值送到数据端口,这样不行吗?1 E) l+ w6 i0 m) a$ `- T  z" s
  • TA的每日心情
    开心
    2022-1-21 15:08
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2022-1-12 14:38 | 只看该作者
    看下DSP的时序,使用相应的选通、时钟信号来存取数据即可
  • TA的每日心情
    慵懒
    2022-1-21 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-1-12 14:39 | 只看该作者
    我做过单片机和FPGA通信,使用的是SPI通信。速率在没有优化的情况下,可以达到2M左右。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-31 09:07 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表