找回密码
 注册
关于网站域名变更的通知
查看: 899|回复: 17
打印 上一主题 下一主题

MOS管误导通

[复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:13
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2021-12-24 17:28 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    设备在开机时,由于FPGA自我配置过程中,IO口虽然被设置成高阻态,但用示波器抓信号时还是会有80ms的持续0.8V的电平输出给到Q30,导致图中的Q30导通,随即Q108导通,给主板有一瞬间的上电,各位大哥,怎样才能让图中的三极管Q30在上电时不导通,进而降低硬件风险。     
    ) l9 T6 B& h8 h3 K  M4 i- ~  Z! ^7 _
    * B: o) G0 o- \' h: B( x: k' J$ z

    该用户从未签到

    推荐
    发表于 2022-1-13 12:28 | 只看该作者
    基极前串个二极管可以不

    “来自电巢APP”

    该用户从未签到

    推荐
    发表于 2022-1-13 13:40 | 只看该作者
    加个电容在B上,

    该用户从未签到

    推荐
    发表于 2021-12-27 13:08 | 只看该作者
    Q30基极前的分压电阻R403、R404调一下,把三极管开启的阈值电压调高不就行了。
  • TA的每日心情
    开心
    2019-11-20 15:13
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
     楼主| 发表于 2021-12-24 17:30 | 只看该作者
    原理图上传
    ' r+ T$ l& a3 l" ?

    微信图片_20211224172825.png (25.13 KB, 下载次数: 3)

    微信图片_20211224172825.png

    点评

    R404接RWR_12V_ON来, R402用100K级,与R401接成反压点约7v--8v(你是12V的,为了安全,看AOD403规格书Vgs大于3.5V就可以导通) 图片给你参考一下  详情 回复 发表于 2021-12-27 10:23
  • TA的每日心情
    奋斗
    2021-3-10 15:58
  • 签到天数: 11 天

    [LV.3]偶尔看看II

    3#
    发表于 2021-12-24 19:45 | 只看该作者
    本帖最后由 xbin 于 2021-12-24 19:47 编辑 # P# w  ~9 v, L- N+ {- _
    & o! @' B- ]7 \9 u; Q6 G
    1. PWR_12V_ON接个2K对地,把FPGA拉低。2. R403改为10K,分压后三极管的b级,就会小于0.8V就不会导通了。
    1 O4 a8 ?; m4 }/ W0 G7 q

    点评

    分压?确定?  详情 回复 发表于 2022-1-13 16:00
    这种情况下,控制信号也被拉的很低,打不开三极管。  详情 回复 发表于 2021-12-27 09:39
  • TA的每日心情
    开心
    2024-3-22 15:02
  • 签到天数: 11 天

    [LV.3]偶尔看看II

    4#
    发表于 2021-12-25 10:38 | 只看该作者
    T=RC。R403后端对地串电容,延长Q30开通时间(T的时间大于2*80ms)
  • TA的每日心情
    开心
    2020-7-12 15:46
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2021-12-25 12:24 | 只看该作者
    R404换成1K应该更直接

    “来自电巢APP”

    该用户从未签到

    6#
    发表于 2021-12-25 16:05 | 只看该作者
    FPGA里面是不是有个设置上拉电阻的地方,可以把上拉电阻去掉;研究下,我以前用CPLD的时候,搞过这个问题;改了就好了

    点评

    这款没有这个PUDC_B管脚。  详情 回复 发表于 2021-12-27 09:02
  • TA的每日心情
    开心
    2019-11-20 15:13
  • 签到天数: 1 天

    [LV.1]初来乍到

    7#
     楼主| 发表于 2021-12-27 09:02 | 只看该作者
    zlpkcnm 发表于 2021-12-25 16:05
    7 ]2 e  d" v: l/ w: x7 f# V' {FPGA里面是不是有个设置上拉电阻的地方,可以把上拉电阻去掉;研究下,我以前用CPLD的时候,搞过这个问题; ...
    * u" h0 a) h# |1 u4 |: O" Z/ D. l
    这款没有这个PUDC_B管脚。

    该用户从未签到

    8#
    发表于 2021-12-27 09:11 | 只看该作者
    最简单的就是三极管改MOS管
  • TA的每日心情
    开心
    2019-11-20 15:13
  • 签到天数: 1 天

    [LV.1]初来乍到

    9#
     楼主| 发表于 2021-12-27 09:39 | 只看该作者
    xbin 发表于 2021-12-24 19:45; {0 @' m5 E+ K+ ~
    1. PWR_12V_ON接个2K对地,把FPGA拉低。2. R403改为10K,分压后三极管的b级,就会小于0.8V就不会导通了。
    ; _: G% w' a7 U
    这种情况下,控制信号也被拉的很低,打不开三极管。
    ) y! P( t7 t5 p( x0 U' U

    该用户从未签到

    10#
    发表于 2021-12-27 10:23 | 只看该作者
    woshii菜鸟 发表于 2021-12-24 17:30
    ! t/ [, Z# W) ^) R8 H& w原理图上传

    , z3 Z0 C! |) k0 f" j5 RR404接RWR_12V_ON来, R402用100K级,与R401接成反压点约7v--8v(你是12V的,为了安全,看AOD403规格书Vgs大于3.5V就可以导通): J2 h8 G+ p5 ^. a5 b
    图片给你参考一下. ^  A7 h  F& L  ^: w2 p# W2 S

    a.jpg (21.06 KB, 下载次数: 1)

    a.jpg

    点评

    非常感谢。。。  详情 回复 发表于 2021-12-27 10:48
  • TA的每日心情
    开心
    2019-11-20 15:13
  • 签到天数: 1 天

    [LV.1]初来乍到

    11#
     楼主| 发表于 2021-12-27 10:48 | 只看该作者
    304495297 发表于 2021-12-27 10:232 l1 k: S# ?" K8 V) V3 H* G7 t. `* G
    R404接RWR_12V_ON来, R402用100K级,与R401接成反压点约7v--8v(你是12V的,为了安全,看AOD403规格书Vg ...

      Q$ N# e- D1 w# t非常感谢。。。
    ( ^" J0 P& x2 S& D* j

    该用户从未签到

    15#
    发表于 2022-1-13 16:00 | 只看该作者
    xbin 发表于 2021-12-24 19:458 v( |* g$ D3 V! }1 Z
    1. PWR_12V_ON接个2K对地,把FPGA拉低。2. R403改为10K,分压后三极管的b级,就会小于0.8V就不会导通了。
    ) S4 z6 O4 h, ]& A
    分压?确定?
    * S7 y* K8 l' U  p. A, n

    点评

    我就不确定了,相信你的质疑是我对你的敬仰  详情 回复 发表于 2022-1-19 17:49
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-24 21:58 , Processed in 0.171875 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表