找回密码
 注册
关于网站域名变更的通知
查看: 2089|回复: 7
打印 上一主题 下一主题

LVDS部分走线

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-8-12 17:12 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PCB说明:$ c( [1 w8 `- Q
1VDS的供电电路尽量靠近其端子的供电引脚,而且供电线宽>=40MIL.& w/ _, v8 D* y( R' N% P; p
2VDS的走线应以差分对的形式走线.并且要走在同一层面.有空间时每组差分对间能包地处理,尽可能多打过孔.与外界之间尽量用打有过孔的地线来隔离.如上图示.; ?% b. `3 D+ u* u/ i3 A) u" G
3VDS座子尽量不要放置太远,LVDS走线不宜太长,避免和AFT,RF_AGC,I2C等到tuner的线靠近并排走
1 [8 ^" K6 C2 T9 I4:串在信号线中的排阻或者排感尽量靠近MST主芯片放置.对EMI有好处.- T6 r( G* ~- N7 x1 S$ Q4 P5 `
5:按照板层数决定线宽,线间距,经验值如下:
6 a9 s' Q4 ]- w+ f两层板:板厚1.6mm,介电常数4.5,1盎司铜厚,100欧姆差分线:线宽=12mil,线间距=6mil;90欧姆差分线:线宽=16mil,线间距=6mil.
. m& I3 h% L' Y8 v% h* C四层板:板厚1.6mm,介电常数4.5,1盎司铜厚,100欧姆差分线:线宽=6mil,  线间距=6mil;90欧姆差分线:线宽=8mil, 线间距=6mil.
5 O; @; Q; J) P7 i- @  G
2 v/ d) R( p1 S6 F+ Q& Z2 s) p

LVDS.jpg (82.9 KB, 下载次数: 13)

LVDS.jpg

该用户从未签到

2#
发表于 2011-12-2 16:52 | 只看该作者
共享一下啊
  • TA的每日心情
    开心
    2019-12-7 15:02
  • 签到天数: 8 天

    [LV.3]偶尔看看II

    3#
    发表于 2011-12-2 17:17 | 只看该作者
    顶一下,楼主也是做TV的吗,PCB画的很漂亮,不知道阁下做这个产品多久了

    该用户从未签到

    4#
    发表于 2011-12-6 16:19 | 只看该作者
    功力深厚啊!!!

    该用户从未签到

    5#
    发表于 2011-12-13 14:01 | 只看该作者
    看看。

    该用户从未签到

    6#
    发表于 2013-5-13 13:43 | 只看该作者
    确实画得不错,应该做了多年了吧?

    该用户从未签到

    7#
    发表于 2013-5-14 00:55 | 只看该作者
    太高手了

    该用户从未签到

    8#
    发表于 2013-5-14 20:13 | 只看该作者
    貌似双面板不好做阻抗啊
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-5 02:28 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表