找回密码
 注册
关于网站域名变更的通知
查看: 146|回复: 2
打印 上一主题 下一主题

FPGA为什么具有高速采集功能?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-12-1 13:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA为什么具有高速采集功能?' X' p1 w, J$ |  W6 M6 _( O

该用户从未签到

2#
发表于 2021-12-1 14:54 | 只看该作者
pga芯片能实现多路逻辑的并行输出,同时对一些频道的外部事件的响应可以快速响应。这些在单片机,dsp等处理器芯片上实现是比较困难的。处理器需要一条一条执行程序并给出逻辑输出电平,并发应差。同时对于频道的外部时间的响应,中断响应还是太慢了。0 N, i6 J6 F4 c' H0 {( @6 T
  高速数据采集系统广泛应用于军事、航天、航空、铁路、机械等诸多行业。区别于中速及低速数据采集系统,高速数据采集系统内部包含高速电路,电路系统1/3以上数字逻辑电路的时钟频率>=50MHz;对于并行采样系统,采样频率达到50MHz,并行8bit以上;对于串行采样系统,采样频率达到200MHz,目前广泛使用的高速数据采集系统采样频率一般在200KS/s~100MS/s,分辨率16bit~24bit。

, G* F* r7 a4 |) E9 j7 w! \

该用户从未签到

3#
发表于 2021-12-1 15:11 | 只看该作者
FPGA内部性能可以跑得很高,500M以上。数据经过告诉AD出来,可以LVDS或者直接SERDES进入FPGA,在FPGA内部做串并转换或者其他DSP处理,再经过SERDES或者LVDS送出去。FPGA的特点比如IO兼容性强,内部高性能,内部集成DSP,内部集成CPU和大的数据吞吐量都非常适合高速数据采集。事实上再雷达、电子对抗、太空应用等场合也的确是这么应用的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 06:45 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表