找回密码
 注册
关于网站域名变更的通知
查看: 173|回复: 2
打印 上一主题 下一主题

FPGA最大工作频率的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-11-30 13:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
据说FPGA的最大工作频率能达几百MHZ(是不是相当于CPU中的主频,而CPU中的主频有几GHZ啊),我本来想实现每秒产生1~2G个左右的扩频码片的时钟,那么是不是就不能用FPGA来实现了,可我看到别人的论文上却实现了。请朋友告诉我下好吗?多谢了!
- T& f" M) a0 t3 e7 B) I+ M

该用户从未签到

2#
发表于 2021-11-30 14:12 | 只看该作者
CPU的主频比FPGA高,因为CPU是ASIC,CPU的主频现在一般都在2~3G左右,更高的也能达到,不过没有必要
% ?1 b  E9 D+ J0 ^

该用户从未签到

3#
发表于 2021-11-30 14:57 | 只看该作者
altera的fpga速度号是逆向排序的1 j' \& N6 O2 S" Z" K0 T7 g
8速度最低而6是最高
2 z- q3 d8 C2 ~! {; A! ?% x# d# u具体到最大时钟频率就难说了
4 p  B, I  l, U; X4 [这只是用来标定同一种芯片不同的性能,是个相对的概念' j& D. d8 A8 @
就是6比7快,7比8快
  p1 C9 Q% J6 Y8 _2 B' H也非绝对,统计上的结果在个别上会出现不一致
7 p/ |  [; D5 Q- P% |* {8 h
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 06:49 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表