找回密码
 注册
关于网站域名变更的通知
查看: 318|回复: 2
打印 上一主题 下一主题

高速PCB信号阻抗匹配要遵守哪些布线规则?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-11-27 15:26 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  高速PCB信号阻抗匹配要遵守哪些布线规则?

  ~! ~- a2 @; B4 z' h
  高速PCB布线时,信号在传输过程中,当阻抗不匹配时,信号就会在传输通道中发生反射;消除反射的根本办法是使传输信号的阻抗良好匹配。那么,高速PCB信号阻抗匹配要遵守哪些布线规则?
  由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等;同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:
4 R" b( ^( R- |4 z, e/ G
  1、USB布线规则。要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。
  2、HDMI布线规则。要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。
  3、LVDS布线规则。要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆
  4、DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

) S) C+ k* n1 o" b0 m4 i1 l
  以上就是高速PCB信号阻抗匹配要遵守的布线规则,希望能给大家帮助。

7 k0 r; z4 q3 v( p7 Y2 Y$ ^" z, u

该用户从未签到

2#
发表于 2021-11-28 09:37 | 只看该作者
PCB上的传输线不能出现突变

“来自电巢APP”

  • TA的每日心情
    开心
    2021-12-19 15:05
  • 签到天数: 15 天

    [LV.4]偶尔看看III

    3#
    发表于 2021-11-28 19:25 | 只看该作者
    PCB阻抗影响因素应该跟铜厚,线距,线宽等都有关系,所以个人觉得应该加个前提条件。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-21 00:53 , Processed in 0.062500 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表