找回密码
 注册
关于网站域名变更的通知
查看: 168|回复: 1
打印 上一主题 下一主题

FPGA原理图规范

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-11-19 13:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
    a、BANK划分原则:上下bank(顶和低-也叫列column)存储器接口       左右bank(左右--也叫ROW)高速收发--LVDS(带DPA-OCT)(若DDR分配到没有RUP,RDN的BANK就会出现错误,找不到OCT)% e: E# J1 Z% W4 k+ |
    b、IO供电原则:分为PD和VCCio可以不分割一起供电---vccio-3.3-3.0-2.5-1.8-1.5(高级一点的FPGA没有3.3供电,用3.0代替)     vccpd--3.3-3.0-2.5(2.5以下都为2.5)  可以与板卡上的其他芯片共用电源
' T: ^, E) U- N* M" v) o    c、除了IO口电源: FPGA 的其他电源都要单独供给---防止干扰6 w6 s6 p) j/ H* O/ C. b
    d、JTAG电源连接:  建议选择3.3-2.5-3.0没有尝试过2.5v是否能OK---高级的芯片有VCCPGM ----arria系列有单独的下载配置bank可供灵活选择电压---cyclone--配置引脚和IObank是混在一起的--供电选择有受限制(另外没有必要画AS接口-JTAG可以下载POF的转文件JIC 达到同样的功能------EPCS的选择要根据FPGA文件大小选择--在数据手册一卷三章有----另外EPCS比较贵且没有工业级的--可以使用美光的M25P64来代替)
/ u/ }: e5 @7 W9 W0 s    e、时钟管理: 复位引脚未曾加驱动放置在时钟引脚---外部的参考时钟放在此---要输出的参考时钟在PLL-OUT 输出---差分接入有的有OCT有的没哟---LVPECL一般用在高数收发的参考时钟--高速收发的参考时钟单独接lvds
" Z  A0 O& l! M, @    或LVPECL(耦合方式不同--电阻网络不同-两种电平也可以进行相互转换---分为交流耦合(接收端加电容和差分匹配电阻适合板间通讯--不同电源供电)==直流耦合(接收端加差分匹配电阻适合板内通讯--同电源供电))* F' ]5 M9 ?2 g) G8 S; _7 z
    f、上电速度要求:不符合要求配置不成功的---分为快速4--12MS达到稳定(选择方式为:高级的FPGA用单独的引脚POREFL来选择--低级的就用MESL来选择比如选择快速3.3就是这个要求)100ms达到稳定
* x5 E9 C9 D$ l7 W, f    g、片上PLL使用的设计:直接由时钟引脚输入(要是这样--即使用一个PLL就要有一个使用芯片输入--电路补偿功能),PLL级联使用(FPGA只有一个时钟引脚输入即可--无电路补偿功能)
8 B: s" T% G( b& u6 z! |$ h/ |    h、时钟网路:全局时钟网络(时钟输入引脚--不同引脚上不同Pll进行时钟补偿)---局部时钟网路(也有专用的时钟输入引脚-可当作IO使用-一般不用此功能)

" x5 U* {; c* U- q7 ~/ c
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 21:50 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表