|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在完成MOS管芯片在制作之后,需要给MOS管芯片加上一个外壳,这就是MOS管封装。该封装外壳主要起着支撑、保护和冷却的作用,同时还可为芯片提供电气连接和隔离,从而将MOS管器件与其它元件构成完整的电路。
% k7 t B& D2 t# h% b' {7 \2 N' Y6 i) K: Q
而不同的封装、不同的设计,MOS管的规格尺寸、各类电性参数等都会不一样,而它们在电路中所能起到的作用也会不一样;另外,封装还是电路设计中MOS管选择的重要参考。封装的重要性不言而喻,今天我们就来聊聊MOS管封装的那些事。
( \, A, ^8 J5 {' X
) S, o2 Y' R7 J4 s0 f8 d+ a
: W# B' o/ f2 q7 nMOS管封装分类9 ^0 s! P8 Z( V) l+ ]
/ U- c: Y% Q% W9 C$ j) y* P" ?, F
按照安装在PCB板上的方式来划分,MOS管封装主要有两大类:插入式(Through Hole)和表面贴装式(SuRFace Mount)。# B3 i6 M. l# h8 d( G1 r# y0 {
) O2 C- g( x, {- w* |6 e! O插入式就是MOSFET的管脚穿过PCB板的安装孔并焊接在PCB板上。常见的插入式封装有:双列直插式封装(DIP)、晶体管外形封装(TO)、插针网格阵列封装(PGA)三种样式。! x7 ~* o& k* N, L
# W1 {1 }4 ~ f: G: r- t& j" q' K
插入式封装' K9 V3 m( t2 N3 T3 ~
( M/ [( Y# q7 m
表面贴裝则是MOSFET的管脚及散热法兰焊接在PCB板表面的焊盘上。典型表面贴装式封装有:晶体管外形(D-PAK)、小外形晶体管(SOT)、小外形封装(SOP)、方形扁平式封装(QFP)、塑封有引线芯片载体(PLCC)等。
* A, T3 D! X$ g- d* i
. \+ {4 ~# u% g表面贴装式封装% _# k3 ^3 E4 S( r3 m2 q/ D
1 @8 X" p' d8 v8 l! a; B
随着技术的发展,目前主板、显卡等的PCB板采用直插式封装方式的越来越少,更多地选用了表面贴装式封装方式。% w, z( p3 n$ |2 Z$ f& I' r3 E
9 e$ t y. `: t% I1 S5 `5 q
1、双列直插式封装(DIP)
; y6 o7 x( u& d$ L" }/ F0 U
2 ~# X! |. A5 u. J6 f; H2 E( D/ t0 BDIP封装有两排引脚,需要插入到具有DIP结构的芯片插座上,其派生方式为SDIP(Shrink DIP),即紧缩双入线封装,较DIP的针脚密度高6倍。% `% J; p4 {' e8 ]9 N, ?# ]
: M1 S! F: Y' M
DIP封装结构形式有:多层陶瓷双列直插式DIP、单层陶瓷双列直插式DIP、引线框架式DIP(含玻璃陶瓷封接式、塑料包封结构式、陶瓷低熔玻璃封装式)等。DIP封装的特点是可以很方便地实现PCB板的穿孔焊接,和主板有很好的兼容性。4 w' t* J- v E5 L
. F8 h; i6 \8 Q: g' [1 h) T3 U
但由于其封装面积和厚度都比较大,而且引脚在插拔过程中很容易被损坏,可靠性较差;同时由于受工艺的影响,引脚一般都不超过100个,因此在电子产业高度集成化过程中,DIP封装逐渐退出了历史舞台。0 o( W( ?, }4 j$ Y/ K- U ]
0 L* t% Y Z2 [, z9 K0 b' s
2、晶体管外形封装(TO)
9 Q/ g: h! c* V0 P( O$ p1 R5 ?. N/ w) @6 I5 J# g
属于早期的封装规格,例如TO-3P、TO-247、TO-92、TO-92L、TO-220、TO-220F、TO-251等都是插入式封装设计。" f* c5 e* l7 _' N, _6 p$ t5 F
, ^! H( {5 W. F4 D& O6 X8 VTO-3P/247:是中高压、大电流MOS管常用的封装形式,产品具有耐压高、抗击穿能力强等特点。; \! y( t, e. G0 L8 |% f
0 S {; l# j6 l2 ]6 o( d
TO-220/220F:TO-220F是全塑封装,装到散热器上时不必加绝缘垫;TO-220带金属片与中间脚相连,装散热器时要加绝缘垫。这两种封装样式的MOS管外观差不多,可以互换使用。
; K3 A8 O- _! j+ W' K) D$ I% K" e; C, @+ ^: Y' _% Q1 ~
TO-251:该封装产品主要是为了降低成本和缩小产品体积,主要应用于中压大电流60A以下、高压7N以下环境中。1 u% s1 g6 x, C6 h" W, ^! C% A
. z) V' u* Q$ ~6 J7 \% H! C7 @( x3 e
TO-92:该封装只有低压MOS管(电流10A以下、耐压值60V以下)和高压1N60/65在采用,目的是降低成本。
8 |( @; `5 v8 Z% [# B0 P) w9 W
5 r5 a0 Q# p' ]) J: }% X近年来,由于插入式封装工艺焊接成本高、散热性能也不如贴片式产品,使得表面贴装市场需求量不断增大,也使得TO封装发展到表面贴装式封装。TO-252(又称之为D-PAK)和TO-263(D2PAK)就是表面贴装封装。; d% J* o. \" e$ y7 ?. C
% W+ x, o6 T9 H, p3 x- K9 p
TO封装产品外观' X& E* b9 \" E; ?6 s k$ I g
2 {" j( d' K# b" n6 A6 uTO252/D-PAK是一种塑封贴片封装,常用于功率晶体管、稳压芯片的封装,是目前主流封装之一。
, E$ q2 g4 N; R: C8 J( l F8 `) K( u7 u! {3 q' R4 l
采用该封装方式的MOSFET有3个电极,栅极(G)、漏极(D)、源极(S)。
) l( M" H0 ~* e
0 `9 Y3 h6 b) k, m其中漏极(D)的引脚被剪断不用,而是使用背面的散热板作漏极(D),直接焊接在PCB上,一方面用于输出大电流,一方面通过PCB散热;所以PCB的D-PAK焊盘有三处,漏极(D)焊盘较大。其封装规范如下:
4 U9 y, K% E7 ^8 N% x2 W/ S6 q1 B# d' c: a. Z6 C# L$ n8 i9 x
, W: U. F7 Z! `
3 R) b' O3 V4 T8 S+ {8 p5 q
TO-252/D-PAK封装尺寸规格
7 v# N7 W8 W* W6 B% M
& j! ~8 ?" n# D. QTO-263是TO-220的一个变种,主要是为了提高生产效率和散热而设计,支持极高的电流和电压,在150A以下、30V以上的中压大电流MOS管中较为多见。
2 A# o* J# F. c$ y- d( b. g+ S) V- p/ @# P
除了D2PAK(TO-263AB)之外,还包括TO263-2、TO263-3、TO263-5、TO263-7等样式,与TO-263为从属关系,主要是引出脚数量和距离不同。
: c1 Z3 `7 t9 Q. T& V" W6 s: o! i$ q( Z
% h6 s# J5 d. }0 k7 A2 ?
6 N/ V6 }5 _4 b( u) DTO-263/D2PAK封装尺寸规格
* n6 S5 f9 Z1 ^0 N3 n0 @& M( R- h
3、插针网格阵列封装(PGA)
( G9 C% m: v; s) J2 r" x- x0 i
PGA(Pin Grid Array Package)芯片内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列,根据管脚数目的多少,可以围成2~5圈。安装时,将芯片插入专门的PGA插座即可,具有插拔方便且可靠性高的优势,能适应更高的频率。4 @' \5 [3 E. V$ X0 H
7 ^' K/ z1 n( |8 r) H) P" z2 rPGA封装样式
3 {: B0 {' s; }& M7 ~6 k% u
8 s4 c$ q; r0 t& C5 z( K其芯片基板多数为陶瓷材质,也有部分采用特制的塑料树脂来做基板,在工艺上,引脚中心距通常为2.54mm,引脚数从64到447不等。; v A) G) b/ O# l' X* W
" C( B1 V8 v+ S( h这种封装的特点是,封装面积(体积)越小,能够承受的功耗(性能)就越低,反之则越高。这种封装形式芯片在早期比较多见,且多用于CPU等大功耗产品的封装,如英特尔的80486、Pentium均采用此封装样式;不大为MOS管厂家所采纳。* `2 P, H" N3 L' b$ H! P9 W
5 O" h9 ~6 N- Z
4、小外形晶体管封装(SOT)
# E! _+ U3 E1 m. s& \6 x* V
7 `% K3 l! `) j% G: c& CSOT(Small Out-Line Transistor)是贴片型小功率晶体管封装,主要有SOT23、SOT89、SOT143、SOT25(即SOT23-5)等,又衍生出SOT323、SOT363/SOT26(即SOT23-6)等类型,体积比TO封装小。! S" k& W+ b' k% t+ S
/ }# W, _) e6 z, O% q& U) I' d
SOT封装类型$ w) f) s1 A g; Z3 N' P* x
" a W% _) ~; {; j; @; r
SOT23是常用的三极管封装形式,有3条翼形引脚,分别为集电极、发射极和基极,分别列于元件长边两侧,其中,发射极和基极在同一侧,常见于小功率晶体管、场效应管和带电阻网络的复合晶体管,强度好,但可焊性差,外形如下图(a)所示。
7 ~, x; m9 I# F
. H, |( |* g: XSOT89具有3条短引脚,分布在晶体管的一侧,另外一侧为金属散热片,与基极相连,以增加散热能力,常见于硅功率表面组装晶体管,适用于较高功率的场合,外形如下图(b)所示。
$ N: S; ^' V- q' i' {% n8 V3 u% r$ R& G$ Y" y+ g5 a
SOT143具有4条翼形短引脚,从两侧引出,引脚中宽度偏大的一端为集电极,这类封装常见于高频晶体管,外形如下图(c)所示。. R5 n- {" X# s
$ x6 V( `- S1 A
SOT252属于大功率晶体管,3条引脚从一侧引出,中间一条引脚较短,为集电极,与另一端较大的引脚相连,该引脚为散热作用的铜片,外形如下图(d)所示。; B4 b2 Q! ^3 n) Z, E, {, z9 p
. j5 C. V# P l常见SOT封装外形比较; D* s/ n1 S, W
* L S; q0 e- p, A! {" ~4 I" J! g
主板上常用四端引脚的SOT-89 MOSFET。其规格尺寸如下:4 ~$ c/ P6 `4 M# U3 P' N6 `
; h Y5 `: r4 V3 ]
# J* f9 [. J" ^ k( q" P i# x( [8 T: |/ j+ R( W: H J9 ~
SOT-89 MOSFET尺寸规格(单位:mm)
5 c7 i4 y# Q4 S
& v' s* k: i- u( V \4 T4 Q! X5、小外形封装(SOP)$ f: @' J" r9 B2 S- P9 N
2 N) U+ V- P- t/ i1 ]% Y( j% M/ \# h
SOP(Small Out-Line Package)是表面贴装型封装之一,也称之为SOL或DFP,引脚从封装两侧引出呈海鸥翼状(L字形)。材料有塑料和陶瓷两种。
. b! q" r! s) w9 _2 I/ c+ n0 _, s G3 W) d2 x. B; y! v. H
SOP封装标准有SOP-8、SOP-16、SOP-20、SOP-28等,SOP后面的数字表示引脚数。MOSFET的SOP封装多数采用SOP-8规格,业界往往把“P”省略,简写为SO(Small Out-Line)。
5 M& t) }0 x( g) z; ]$ J6 w) N9 V! [
SOP-8封装尺寸 ^ D9 n6 ?3 H; X0 ]
- c; i/ m% |* J, j( @2 USO-8为PHILIP公司率先开发,采用塑料封装,没有散热底板,散热不良,一般用于小功率MOSFET。
: Z+ D0 T/ c( R# u( `* v- i3 k' Z# Q
后逐渐派生出TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)等标准规格;其中TSOP和TSSOP常用于MOSFET封装。5 O# I0 K; ?4 k! D( T
8 w' {9 [, }: }0 K* v y6 u' O0 t) X9 U
9 [' K1 U# q h+ l$ v. a/ h常用于MOS管的SOP派生规格
/ P( l( n+ j& ^3 p# Q! P/ r* S
2 N* V8 _# p/ P4 t8 \6、方形扁平式封装(QFP)& g4 i( F! i' b- K8 F7 r1 C
! Z8 l) A6 { N* jQFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般在大规模或超大型集成电路中采用,其引脚数一般在100个以上。+ u3 ?& r( L( x% `9 v( }
; G0 t$ Q9 U2 p3 W
用这种形式封装的芯片必须采用SMT表面安装技术将芯片与主板焊接起来。该封装方式具有四大特点:
0 X2 [3 f! u) c+ U4 X" Q3 }
p3 K- Z6 r; h1 J( b①适用于SMD表面安装技术在PCB电路板上安装布线;. t$ R6 R& H. l1 ~
4 k3 E% V; p3 d5 ]; N# B! _: ^. J②适合高频使用;1 {1 @: _1 q( S, ~. [; }4 S8 l
5 m2 a: Q, W: J③操作方便,可靠性高;( E. u5 Z! q1 T. @& Z
/ p* Y7 O) w) D+ C# ~④芯片面积与封装面积之间的比值较小。
0 U' B- }. F. k/ j0 N' l4 G6 w: |' o
与PGA封装方式一样,该封装方式将芯片包裹在塑封体内,无法将芯片工作时产生的热量及时导出,制约了MOSFET性能的提升;而且塑封本身增加了器件尺寸,不符合半导体向轻、薄、短、小方向发展的要求;另外,此类封装方式是基于单颗芯片进行,存在生产效率低、封装成本高的问题。
& j1 L- d( S1 U$ b, M6 v1 u2 e T: F4 `3 X w% E, {1 l
因此,QFP更适于微处理器/门陈列等数字逻辑LSI电路采用,也适于VTR信号处理、音响信号处理等模拟LSI电路产品封装。
J$ w0 h' a4 f$ t4 U2 h: I$ r4 l; e$ [, E( f: d
7、四边无引线扁平封装(QFN)
1 w2 ^! B* Z$ l5 a$ l( k) X& J9 L4 z' J- C
QFN(Quad Flat Non-leaded package)封装四边配置有电极接点,由于无引线,贴装表现出面积比QFP小、高度比QFP低的特点;其中陶瓷QFN也称为LCC(Leadless Chip Carriers),采用玻璃环氧树脂印刷基板基材的低成本塑料QFN则称为塑料LCC、PCLC、P-LCC等。
. R2 a: L% B* Y: Q8 m- L& W5 \5 h# r% L+ n) P
是一种焊盘尺寸小、体积小、以塑料作为密封材料的新兴表面贴装芯片封装技术。, _$ y4 i/ w; _* d( k
, o3 c/ R" s; l! y5 g. g/ {0 }* BQFN主要用于集成电路封装,MOSFET不会采用。不过因Intel提出整合驱动与MOSFET方案,而推出了采用QFN-56封装(“56”指芯片背面有56个连接Pin)的DrMOS。
1 J7 J9 a& w9 Y" k- c8 C
+ L: w7 p. @4 h* y5 s7 U- }- x需要说明的是,QFN封装与超薄小外形封装(TSSOP)具有相同的外引线配置,而其尺寸却比TSSOP的小62%。根据QFN建模数据,其热性能比TSSOP封装提高了55%,电性能(电感和电容)比TSSOP封装分别提高了60%和30%。最大的缺点则是返修难度高。$ q; [6 l9 d! X) |0 W. P3 g
$ R P( Y4 y! w5 t4 X采用QFN-56封装的DrMOS
) n7 d2 z% }; L* P$ C' m. J
) E. ?. T6 }! n- p' N1 L. o随着技术的革新与进步,把驱动器和MOSFET整合在一起,构建多芯片模块已经成为了现实,这种整合方式同时可以节省相当可观的空间从而提升功耗密度,通过对驱动器和MOS管的优化提高电能效率和优质DC电流,这就是整合驱动IC的DrMOS。
9 W, }9 s# {: x6 r- }1 P- u. m) i( Y$ _' m' g
瑞萨第2代DrMOS4 C9 A3 A& d1 C* p+ ~$ Z
3 y1 Y% w& f! f6 {7 Z
经过QFN-56无脚封装,让DrMOS热阻抗很低;借助内部引线键合以及铜夹带设计,可最大程度减少外部PCB布线,从而降低电感和电阻。
' v. G# b) x4 L" m' {3 G* b. C: b- w
另外,采用的深沟道硅(trench silicon)MOSFET工艺,还能显著降低传导、开关和栅极电荷损耗;并能兼容多种控制器,可实现不同的工作模式,支持主动相变换模式APS(Auto Phase Switching)。1 o4 v+ n' s; q* u
" ^/ M) d. ~$ Q9 F
除了QFN封装外,双边扁平无引脚封装(DFN)也是一种新的电子封装工艺,在安森美的各种元器件中得到了广泛采用,与QFN相比,DFN少了两边的引出电极。+ n8 I- u/ h) ~7 d) ~2 U7 S' S; C
6 c% x/ m/ t6 A: |1 t6 g8、塑封有引线芯片载体(PLCC)
' D) g% e- g5 R5 G
8 Q& ^% X, g N+ `: F# l" ]PLCC(Plastic Quad Flat Package)外形呈正方形,尺寸比DIP封装小得多,有32个引脚,四周都有管脚,引脚从封装的四个侧面引出,呈丁字形,是塑料制品。/ \! ~3 t0 A6 j# R. d- h0 w0 e3 d
" q z# h u* I$ _' i: U: \" L其引脚中心距1.27mm,引脚数从18到84不等,J形引脚不易变形,比QFP容易操作,但焊接后的外观检查较为困难。PLCC封装适合用SMT表面安装技术在PCB上安装布线,具有外形尺寸小、可靠性高的优点。# @' _% g7 l8 h9 Y. k% P. \! e* }
; Q# V6 P6 e, w5 H' EPLCC封装是比较常见,用于逻辑LSI、DLD(或程逻辑器件)等电路,主板BIOS常采用的这种封装形式,不过目前在MOS管中较少见。% @: o0 n+ X/ }/ ]7 j7 C( h
$ Q5 J- O$ \1 I* kPLCC封装样式
' v- x5 ?1 q$ u2 {' C ?- F8 p
1 O: h( }. \) m$ M3 u主流企业的封装与改进
r: R. `) }9 c' j# Z# @6 }
$ r/ i+ B8 D. [6 O3 I% c由于CPU的低电压、大电流的发展趋势,对MOSFET提出输出电流大,导通电阻低,发热量低散热快,体积小的要求。MOSFET厂商除了改进芯片生产技术和工艺外,也不断改进封装技术,在与标准外形规格兼容的基础上,提出新的封装外形,并为自己研发的新封装注册商标名称。
8 Q1 ^) v7 I1 ~; f0 t
% [9 w+ t8 E% }7 o1、瑞萨(RENESAS)WPAK、LFPAK和LFPAK-I封装
# D1 W/ z( F+ J) _4 S7 V5 x+ X1 b3 D" ]3 ]- q5 U+ L- N
WPAK是瑞萨开发的一种高热辐射封装,通过仿D-PAK封装那样把芯片散热板焊接在主板上,通过主板散热,使小形封装的WPAK也可以达到D-PAK的输出电流。WPAK-D2封装了高/低2颗MOSFET,减小布线电感。
8 i, N2 B" m* ?2 l' j# P7 V% p( T0 y7 x" T& r* h5 C3 s
7 P0 ?% ?5 V5 W) {2 ^; Q5 v2 ]
! I* \4 K& G' }7 A( g$ {
瑞萨WPAK封装尺寸+ p$ _$ [9 A) z) Y' b5 D9 N
1 C2 J* `' C# p+ t6 w
LFPAK和LFPAK-I是瑞萨开发的另外2种与SO-8兼容的小形封装。LFPAK类似D-PAK,但比D-PAK体积小。LFPAK-i是将散热板向上,通过散热片散热。" t. E, u" H1 G H! F# K
( z% I/ ]( H- Q0 I- Q) f# t, p$ e. c" w! i6 H! X
9 |* u9 ?$ u1 O9 p. g# L4 d8 S% g瑞萨LFPAK和LFPAK-I封装
% j$ G: G) E/ T( Q6 ?) I3 h" O" _
/ L- a& H% V9 P% F/ {! i+ Y2、威世(Vishay)Power-PAK和Polar-PAK封装
, f ~- @) a. a* X* A$ A' o
) C7 h: q6 M9 FPower-PAK是威世公司注册的MOSFET封装名称。Power-PAK包括有Power-PAK1212-8、Power-PAK SO-8两种规格。
( H4 }1 a- K% q! z+ ~
' S+ [" Q/ I3 i5 v! b; J0 Y+ x2 x8 o4 l: {5 ]
( `* b! ^: Z, k- F/ X威世Power-PAK1212-8封装4 J5 @/ g# E0 P
9 G/ I. |' K3 h/ Q! V; I/ G* d5 C$ M- N. s7 o
. e d& q f% `% ~( ^: _
威世Power-PAK SO-8封装8 f2 V/ z+ } d2 Y0 p. m4 H0 o3 h/ U
+ }" M9 C' |9 b" `% w7 T
Polar PAK是双面散热的小形封装,也是威世核心封装技术之一。Polar PAK与普通的so-8封装相同,其在封装的上、下两面均设计了散热点,封装内部不易蓄热,能够将工作电流的电流密度提高至SO-8的2倍。目前威世已向意法半导体公司提供Polar PAK技术授权。) e. \- S! A9 D) ~$ s" x4 W: l' T
$ e& ?! l# M3 F- f1 S1 N, B5 f/ {2 _+ x+ n- ^; c' R% y0 u+ \
4 a" Z: q3 m9 e, d! Q
威世Polar PAK封装: q; G+ X9 I X; S' J1 K+ I$ D1 |+ X
$ {& T: S4 m" |
3、安森美(Onsemi)SO-8和WDFN8扁平引脚(Flat Lead)封装
$ Q! d- c6 {. x1 P5 I4 P( d. Y# l7 c' ^
安美森半导体开发了2种扁平引脚的MOSFET,其中SO-8兼容的扁平引脚被很多板卡采用。安森美新近推出的NVMx和NVTx功率MOSFET就采用了紧凑型DFN5(SO-8FL)和WDFN8封装,可最大限度地降低导通损耗,另外还具有低QG和电容,可将驱动器损耗降到最低的特性。
$ S' h9 ~ a0 }% D7 g! m
; N" y h) W6 J6 o( T0 p" p4 v5 _; _5 Z9 n
4 P& @" o8 r* A* D7 t: |安森美SO-8扁平引脚封装( Y5 f8 p1 X1 h9 @4 F# N1 H
% Y6 `5 ^8 T2 l: r: |; _4 ~! Z9 Q$ H
/ E w& g$ M3 Z
安森美WDFN8封装
% Q) Q$ U) l4 L+ ?0 M9 a/ d2 B* h& n/ U/ ~
4、恩智浦(NXP)LFPAK和QLPAK封装9 Q# {/ `: n7 E# G
- ^* @2 p, ]7 M" p( x% g. ]
恩智浦(原Philps)对SO-8封装技术改进为LFPAK和QLPAK。其中LFPAK被认为是世界上高度可靠的功率SO-8封装;而QLPAK具有体积小、散热效率更高的特点,与普通SO-8相比,QLPAK占用PCB板的面积为6*5mm,同时热阻为1.5k/W。
1 W7 p9 n- J& ~; ^( L( c, Z, E4 P# _4 ^, x
恩智浦LFPAK封装. {7 T" [+ @: r n1 k; b
0 N3 N R5 \* W \0 v7 t% \- g
恩智浦QLPAK封装+ M9 Q4 E r+ f- U ^) s3 v3 I/ W5 v
$ [& h+ N3 v, c
5、意法(ST)半导体PowerSO-8封装
4 l- D# p$ k" K% x( `! _0 y9 r7 r0 A/ H$ D
意法半导体功率MOSFET芯片封装技术有SO-8、PowerSO-8、PowerFLAT、DirectFET、PolarPAK等,其中PowerSO-8正是SO-8的改进版,此外还有PowerSO-10、PowerSO-20、TO-220FP、H2PAK-2等封装。7 H( z' s0 H, q* A5 O- i8 M
+ h: W; |% C; G
意法半导体Power SO-8封装
0 S8 g; G) @2 {, _* ]$ `! ?( l' l# I! D# G( L( l
6、飞兆(Fairchild)半导体Power 56封装: [2 m4 F! M+ R5 M9 n
% F' |, x" B" [' e8 w1 i& S
Power 56是Farichild的专用称呼,正式名称为DFN 5×6。其封装面积跟常用的TSOP-8不相上下,而薄型封装又节约元件净空高度,底部Thermal-Pad设计降低了热阻,因此很多功率器件厂商都部署了DFN 5×6。2 @5 @3 E5 A/ O0 ]
- R( n: D2 Q- H" M w/ m5 S
Fairchild Power 56封装
% x* q5 v2 q' x5 N, l. |
0 b. p* {6 G6 F O3 c7、国际整流器(IR)Direct FET封装
- g. k7 Y& f J
( L0 w6 y7 j k6 V$ W- b' }9 ?Direct FET能在SO-8或更小占位面积上,提供高效的上部散热,适用于计算机、笔记本电脑、电信和消费电子设备的AC-DC及DC-DC功率转换应用。与标准塑料分立封装相比,DirectFET的金属罐构造具有双面散热功能,因而可有效将高频DC-DC降压式转换器的电流处理能力增加一倍。% q' v% p$ u, q1 x! J$ Q
/ E9 V6 E- q' w) `Direct FET封装属于反装型,漏极(D)的散热板朝上,并覆盖金属外壳,通过金属外壳散热。Direct FET封装极大地改善了散热,并且占用空间更小,散热良好。
: }/ [3 t8 i+ |* P) Z% `( C3 P D+ J
; X8 H7 T3 m' F1 |8 n# F# H, b6 U) C国际整流器Direct FET封装% A4 T' ^( a: B% Q- N7 @2 v
/ h! f! E5 A3 [+ R' e+ X, `+ j7 H, I8 V+ f! z
' R4 h+ I+ `4 B" P, WIR Direct FET封装系列部分产品规格
# b' e( ]* O% ?" A5 [2 r) m) k! t, E
>>>>+ r' O8 [1 P( X! a7 [
6 ?2 ~" z3 k5 v
内部封装改进方向
/ i' B& h$ @) I) c+ J+ y- p: K, p$ p+ f+ D
除了外部封装,基于电子制造对MOS管的需求的变化,内部封装技术也在不断得到改进,这主要从三个方面进行:改进封装内部的互连技术、增加漏极散热板、改变散热的热传导方向。
6 Y7 c% {3 L$ u+ L/ V4 U
: c7 W X2 D" L1、封装内部的互连技术8 G, ], y/ Q H: O& S5 M
3 t3 O: E; B' ]8 a8 y7 o. T
TO、D-PAK、SOT、SOP等采用焊线式的内部互连封装技术,当CPU或GPU供电发展到低电压、大电流时代,焊线式的SO-8封装就受到了封装电阻、封装电感、PN结到PCB和外壳热阻等因素的限制。! l# o4 h3 Y- ~6 K4 \
4 w) u. _8 a' t, o# G' S/ F5 ^4 `SO-8内部封装结构. _9 B v- U# u" i" u( @
- u2 @: d4 R W0 |. S这四种限制对其电学和热学性能有着极大的影响。随着电流密度的提高,MOSFET厂商在采用SO-8尺寸规格时,同步对焊线互连形式进行了改进,用金属带、或金属夹板代替焊线,以降低封装电阻、电感和热阻。8 e6 a) G3 q$ ?- C9 L) ^
2 N: u9 Q% N, h7 J; _/ a$ ]
标准型SO-8与无导线SO-8封装对比$ E, d0 I7 g; `* R) w
1 s! `/ N9 N5 v) K, t8 v
国际整流器(IR)的改进技术称之为Copper Strap;威世(Vishay)称之为Power Connect技术;飞兆半导体则叫做Wireless Package。新技术采用铜带取代焊线后,热阻降低了10-20%,源极至封装的电阻降低了61%。9 t2 q: K4 v* ~& X$ ~# R1 N. G ^
8 h0 X3 d3 e6 F7 L& e1 ?1 M国际整流器的Copper Strap技术
9 u) T. v, S" J) p, K& K; F, \+ Y) D: ~" _" e# D- L! p
威世的Power Connect技术6 j3 }7 V& n: o% a8 c
: H$ |* N8 L9 @+ K: G" D: u Q飞兆半导体的Wirless Package技术
+ I' T' S0 T9 X0 i) h0 _ o1 R" b) {" g* @
2、增加漏极散热板
! x- U: @# P3 U% @$ U9 ]4 m8 m, S! s/ u4 x6 X9 `2 @
标准的SO-8封装采用塑料将芯片包围,低热阻的热传导通路只是芯片到PCB的引脚。而底部紧贴PCB的塑料外壳是热的不良导体,故而影响了漏极的散热。
& F1 G; C$ _. f4 }$ P2 m' ]. p3 J7 S, v! S! @ v2 |( [
技术改进就是要除去引线框下方的塑封化合物,方法是让引线框金属结构直接或加一层金属板与PCB接触,并焊接到PCB焊盘上,这样就提供了更多的散热接触面积,把热量从芯片上带走;同时也可以制成更薄的器件。 x$ S: ?2 j8 U) a, G
3 K' }& T f. w3 r& `' D威世Power-PAK技术1 }* V" N8 S, O7 e3 O- g
6 }1 _" ?, d( T/ n1 i9 }" O威世的Power-PAK、法意半导体的Power SO-8、安美森半导体的SO-8 Flat Lead、瑞萨的WPAK/LFPAK、飞兆半导体的Power 56和Bottomless Package都采用了此散热技术。0 |! K, t5 f' V7 V, {. _4 l
4 W5 V4 p# P: l; U/ T3、改变散热的热传导方向, W# O. b% J0 a& E' Z& y
; r7 f! m& h2 A6 E5 ]+ w9 [( oPower-PAK的封装虽然显著减小了芯片到PCB的热阻,但当电流需求继续增大时,PCB同时会出现热饱和现象。所以散热技术的进一步改进就是改变散热方向,让芯片的热量传导到散热器而不是PCB。7 L" [8 I5 W4 Y% ?! D7 a
$ i3 T5 V1 j% N0 @( V+ H+ h
瑞萨LFPAK-i封装
3 h- Z* i9 }! t* u3 X; q$ |( i* w& K7 k4 Q
瑞萨的LFPAK-I封装、国际整流器的Direct FET封装均是这种散热技术的典型代表。
: ~8 T! p7 e) p' Z& N& T4 |/ {. o7 n$ [% m
>>>>
$ ], g3 g. ~9 _* l4 X7 w, p
, G% @0 d" L- c; z9 g总结- e; T- v4 K" G( U) K
1 E0 U/ `0 E& }+ D: @未来,随着电子制造业继续朝着超薄、小型化、低电压、大电流方向的发展,MOS管的外形及内部封装结构也会随之改变,以更好适应制造业的发展需求。另外,为降低电子制造商的选用门槛,MOS管向模块化、系统级封装方向发展的趋势也将越来越明显,产品将从性能、成本等多维度协调发展。6 b2 r: C& u* J& \5 a4 k
9 R( ?7 R6 s$ u; @6 \& S0 r
而封装作为MOS管选型的重要参考因素之一,不同的电子产品有不同的电性要求,不同的安装环境也需要匹配的尺寸规格来满足。实际选用中,应在大原则下,根据实际需求情况来做抉择。( h U, Z. X4 F8 m5 ?6 b ^1 Q$ K
- C9 R( h2 B) ~% ]有些电子系统受制于PCB的尺寸和内部的高度,如通信系统的模块电源由于高度的限制通常采用DFN5*6、DFN3*3的封装;在有些ACDC的电源中,使用超薄设计或由于外壳的限制,适于装配TO220封装的功率MOS管,此时引脚可直接插到根部,而不适于使用TO247封装的产品;也有些超薄设计需要将器件管脚折弯平放,这会加大MOS管选用的复杂度。
/ P0 }+ \3 W$ Y! a* q |
|