|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在完成MOS管芯片在制作之后,需要给MOS管芯片加上一个外壳,这就是MOS管封装。该封装外壳主要起着支撑、保护和冷却的作用,同时还可为芯片提供电气连接和隔离,从而将MOS管器件与其它元件构成完整的电路。. Y% V" h" ^6 \6 k$ g4 p! w
, P7 c* Q9 F- y! P而不同的封装、不同的设计,MOS管的规格尺寸、各类电性参数等都会不一样,而它们在电路中所能起到的作用也会不一样;另外,封装还是电路设计中MOS管选择的重要参考。封装的重要性不言而喻,今天我们就来聊聊MOS管封装的那些事。
6 H& W B8 o/ G* C# ]: q" V
3 x+ R) e, e) G# R
% C2 z) f9 M+ |1 ]MOS管封装分类$ k" ]/ N; @. i. N1 k
6 ~# c- t# [4 V" ^" i按照安装在PCB板上的方式来划分,MOS管封装主要有两大类:插入式(Through Hole)和表面贴装式(SuRFace Mount)。, f* r$ j" D6 z+ @; @& }* {
) ?- c; }. Y' \ h( i7 n插入式就是MOSFET的管脚穿过PCB板的安装孔并焊接在PCB板上。常见的插入式封装有:双列直插式封装(DIP)、晶体管外形封装(TO)、插针网格阵列封装(PGA)三种样式。
g# ~) A- s+ Y8 a; V/ ]8 j0 d& x( f
q; T2 }) W* d$ r$ _; p插入式封装
+ a7 A( I& K9 q S
" |% S/ v* l- G8 R1 H+ B表面贴裝则是MOSFET的管脚及散热法兰焊接在PCB板表面的焊盘上。典型表面贴装式封装有:晶体管外形(D-PAK)、小外形晶体管(SOT)、小外形封装(SOP)、方形扁平式封装(QFP)、塑封有引线芯片载体(PLCC)等。" T9 x* W( C) J" F+ z! m$ e& o, [
+ C1 b3 Q# U1 [/ G: X6 o' N7 x' D4 d表面贴装式封装
9 ?" o9 |3 ]7 t E2 V1 I/ h( w0 K
$ ^6 j( V9 l+ J3 G, A" Y随着技术的发展,目前主板、显卡等的PCB板采用直插式封装方式的越来越少,更多地选用了表面贴装式封装方式。2 T4 \; T q4 `) }( \4 g1 m
# b n% h0 G+ w& G
1、双列直插式封装(DIP)& d& |3 j% h. I! L; B
5 o5 ^2 y1 t7 |$ a# s9 G$ L; F
DIP封装有两排引脚,需要插入到具有DIP结构的芯片插座上,其派生方式为SDIP(Shrink DIP),即紧缩双入线封装,较DIP的针脚密度高6倍。8 T/ \( d% W3 D, V* L8 z9 D/ s9 f
- V1 x! \# x8 D# h* [. a0 TDIP封装结构形式有:多层陶瓷双列直插式DIP、单层陶瓷双列直插式DIP、引线框架式DIP(含玻璃陶瓷封接式、塑料包封结构式、陶瓷低熔玻璃封装式)等。DIP封装的特点是可以很方便地实现PCB板的穿孔焊接,和主板有很好的兼容性。
( R' }) e5 p3 C* ]* i( B
0 {$ E% y0 _! P2 `" u T但由于其封装面积和厚度都比较大,而且引脚在插拔过程中很容易被损坏,可靠性较差;同时由于受工艺的影响,引脚一般都不超过100个,因此在电子产业高度集成化过程中,DIP封装逐渐退出了历史舞台。0 Y, \6 I& a. R0 l4 f
) j$ B$ z7 g/ o
2、晶体管外形封装(TO)
' V, A' U( W: h: C* X) l
/ ]7 ^3 B+ F! l# o4 @属于早期的封装规格,例如TO-3P、TO-247、TO-92、TO-92L、TO-220、TO-220F、TO-251等都是插入式封装设计。. A. `5 \: n, b& Y
% m5 @ \- k/ u/ O+ n6 ?( i) Z
TO-3P/247:是中高压、大电流MOS管常用的封装形式,产品具有耐压高、抗击穿能力强等特点。
; o9 {1 u# a" Q$ D/ E
9 L' _9 J8 Z- L5 P/ gTO-220/220F:TO-220F是全塑封装,装到散热器上时不必加绝缘垫;TO-220带金属片与中间脚相连,装散热器时要加绝缘垫。这两种封装样式的MOS管外观差不多,可以互换使用。
9 }$ @3 a. q6 S& K9 H0 B% i
; t8 j) ~. X! {" D6 g6 i `6 qTO-251:该封装产品主要是为了降低成本和缩小产品体积,主要应用于中压大电流60A以下、高压7N以下环境中。6 W$ ]9 v6 p! R
- ~; `! A! k, u. b2 T" T0 `TO-92:该封装只有低压MOS管(电流10A以下、耐压值60V以下)和高压1N60/65在采用,目的是降低成本。
8 n6 Z. w1 }6 B* a S! a; w1 j2 [( {8 n
近年来,由于插入式封装工艺焊接成本高、散热性能也不如贴片式产品,使得表面贴装市场需求量不断增大,也使得TO封装发展到表面贴装式封装。TO-252(又称之为D-PAK)和TO-263(D2PAK)就是表面贴装封装。
$ o' M8 n7 i* Q/ L3 g7 F3 `5 z7 l7 {8 `) Z1 c- \" R! ]' D
TO封装产品外观8 G' G2 b/ C! ?7 j
4 `8 Y0 F5 B. s, `TO252/D-PAK是一种塑封贴片封装,常用于功率晶体管、稳压芯片的封装,是目前主流封装之一。
1 n6 z3 [" U# [& v1 r# Y) ]" ~3 i, I! T. i
采用该封装方式的MOSFET有3个电极,栅极(G)、漏极(D)、源极(S)。' O7 V! A. t) l. x$ Y
/ |" c! c! @& A& v0 V
其中漏极(D)的引脚被剪断不用,而是使用背面的散热板作漏极(D),直接焊接在PCB上,一方面用于输出大电流,一方面通过PCB散热;所以PCB的D-PAK焊盘有三处,漏极(D)焊盘较大。其封装规范如下:
[& `" O- ?4 P' J, p o4 O3 I) j4 H8 s; w7 P
- F' W& t- M5 X
' ?1 M6 Z- L* D4 K+ @5 l
TO-252/D-PAK封装尺寸规格
+ j1 ^% M/ {6 t' c, p' F
7 Y4 E. [+ O6 n1 kTO-263是TO-220的一个变种,主要是为了提高生产效率和散热而设计,支持极高的电流和电压,在150A以下、30V以上的中压大电流MOS管中较为多见。+ D+ z! u3 x/ W
, ~; s1 n4 t: _: r+ C% y除了D2PAK(TO-263AB)之外,还包括TO263-2、TO263-3、TO263-5、TO263-7等样式,与TO-263为从属关系,主要是引出脚数量和距离不同。
3 Z0 }! b6 ~2 o5 H0 U2 v$ ^
( d( `" B f% K. K/ F
" H; d$ |* x% @9 z3 F
+ M/ A5 n ?% ^0 a. L+ P l* _TO-263/D2PAK封装尺寸规格: r6 Q* ~. [4 b0 n# W
, I; p2 S0 | y
3、插针网格阵列封装(PGA)
" Y+ w8 o( T" L+ @* A4 n# e* s5 |; J& R- Y8 t
PGA(Pin Grid Array Package)芯片内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列,根据管脚数目的多少,可以围成2~5圈。安装时,将芯片插入专门的PGA插座即可,具有插拔方便且可靠性高的优势,能适应更高的频率。& r5 b2 ^" }7 I$ P7 x7 G* x, ~
- _) i) u' |1 l. t+ k9 f1 k0 i8 }PGA封装样式' j3 ~( O9 M2 H. [$ Z
$ B0 P `. z2 [3 X2 j9 A
其芯片基板多数为陶瓷材质,也有部分采用特制的塑料树脂来做基板,在工艺上,引脚中心距通常为2.54mm,引脚数从64到447不等。, U' N0 n5 l$ L$ v4 q+ v
& |; j- `' w, e- r
这种封装的特点是,封装面积(体积)越小,能够承受的功耗(性能)就越低,反之则越高。这种封装形式芯片在早期比较多见,且多用于CPU等大功耗产品的封装,如英特尔的80486、Pentium均采用此封装样式;不大为MOS管厂家所采纳。
+ f# K, C$ `* S0 q: _; X
/ B2 N) y) z! e4、小外形晶体管封装(SOT)
) Q7 g$ }/ q0 b8 Q& R9 A7 W5 f7 r$ _- F2 y2 }0 W+ d( E# ^
SOT(Small Out-Line Transistor)是贴片型小功率晶体管封装,主要有SOT23、SOT89、SOT143、SOT25(即SOT23-5)等,又衍生出SOT323、SOT363/SOT26(即SOT23-6)等类型,体积比TO封装小。7 Q9 U# r# K% `' B6 \
+ P4 v: t' `. ^- `
SOT封装类型2 U5 q# N. n$ F# }
" A3 w* L8 t2 {4 i" G( tSOT23是常用的三极管封装形式,有3条翼形引脚,分别为集电极、发射极和基极,分别列于元件长边两侧,其中,发射极和基极在同一侧,常见于小功率晶体管、场效应管和带电阻网络的复合晶体管,强度好,但可焊性差,外形如下图(a)所示。
; H5 b: v9 y0 H" x/ R# K$ e. F
% @- Z. z" p4 N6 Y+ nSOT89具有3条短引脚,分布在晶体管的一侧,另外一侧为金属散热片,与基极相连,以增加散热能力,常见于硅功率表面组装晶体管,适用于较高功率的场合,外形如下图(b)所示。
/ h* h( G# y7 d6 r) N' u0 f; E |/ _& m; x* N
SOT143具有4条翼形短引脚,从两侧引出,引脚中宽度偏大的一端为集电极,这类封装常见于高频晶体管,外形如下图(c)所示。
6 i/ P" B1 n6 }0 v" ^" m+ J! b) C9 L
SOT252属于大功率晶体管,3条引脚从一侧引出,中间一条引脚较短,为集电极,与另一端较大的引脚相连,该引脚为散热作用的铜片,外形如下图(d)所示。6 R7 L6 l- L2 i N/ @, h. s
6 E# I& w( ?( | U常见SOT封装外形比较5 R! `. ^% b& \9 w) S$ j
# g+ g; x) Q4 h主板上常用四端引脚的SOT-89 MOSFET。其规格尺寸如下:
7 p& a6 w& P9 T; j8 l8 `# p T# ^3 A
8 g" o4 T4 i% j! M
2 N# k# l. |2 {$ OSOT-89 MOSFET尺寸规格(单位:mm)! f0 J( y1 W0 b ~# A
* B$ C9 Q4 z; u3 D# B+ R) z
5、小外形封装(SOP): ]5 _9 }: d' I, f/ F
( w% X. b5 |( K. V9 s; mSOP(Small Out-Line Package)是表面贴装型封装之一,也称之为SOL或DFP,引脚从封装两侧引出呈海鸥翼状(L字形)。材料有塑料和陶瓷两种。
O3 q2 n- ?+ ^$ |& d' V' T Q; S% ~& M1 o
SOP封装标准有SOP-8、SOP-16、SOP-20、SOP-28等,SOP后面的数字表示引脚数。MOSFET的SOP封装多数采用SOP-8规格,业界往往把“P”省略,简写为SO(Small Out-Line)。
4 `3 M- P+ S, ^3 F8 L" u" M# n# x' H9 ~ b6 c F
SOP-8封装尺寸
' m2 G, w- }0 E' q
0 g; S/ k. y# v+ ^; ?" k2 w: ~8 q* CSO-8为PHILIP公司率先开发,采用塑料封装,没有散热底板,散热不良,一般用于小功率MOSFET。
& J% f9 Q5 X0 [0 D+ \- P5 Q
' K4 o- S2 r6 A4 n6 H' Y' K9 [后逐渐派生出TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)等标准规格;其中TSOP和TSSOP常用于MOSFET封装。3 j9 s0 K& h/ s h% O
; V4 d+ k& x: E( r' x4 F1 d5 U5 _$ x8 {; T+ p; F+ B: m+ s
. `$ e* B$ s/ m- Q9 B! _9 D8 b
常用于MOS管的SOP派生规格9 I7 Z0 l* @/ S$ C7 D! V
8 z7 v- K" {% s6 I. N6、方形扁平式封装(QFP)
$ ~3 B( e% v0 ]: B' h
5 g- L- d0 c8 l* _. wQFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般在大规模或超大型集成电路中采用,其引脚数一般在100个以上。8 ~$ N9 y) R+ Y7 `2 |% s. H
9 R( t$ O# R; e! \/ X1 o用这种形式封装的芯片必须采用SMT表面安装技术将芯片与主板焊接起来。该封装方式具有四大特点:
$ c# J0 N# j) |7 B: Y( @+ _5 i8 x: X) g
①适用于SMD表面安装技术在PCB电路板上安装布线;
6 U- O9 p5 P3 a2 Q0 r; H$ t& `9 a+ `7 H/ d% C) f; q) y
②适合高频使用;& S6 j8 S2 W+ c+ G2 f& L
8 c; j6 z5 H) W$ b i③操作方便,可靠性高;
$ X8 U9 d; l! E% b# w" ?6 Y% k T- U2 _+ ?/ z) k
④芯片面积与封装面积之间的比值较小。9 f1 G0 u* j! d/ J
, ?' |, g+ [( |6 Z w与PGA封装方式一样,该封装方式将芯片包裹在塑封体内,无法将芯片工作时产生的热量及时导出,制约了MOSFET性能的提升;而且塑封本身增加了器件尺寸,不符合半导体向轻、薄、短、小方向发展的要求;另外,此类封装方式是基于单颗芯片进行,存在生产效率低、封装成本高的问题。
* @0 z6 G0 y) B2 W/ c+ h% e8 J/ S3 x0 w0 G/ g6 Y
因此,QFP更适于微处理器/门陈列等数字逻辑LSI电路采用,也适于VTR信号处理、音响信号处理等模拟LSI电路产品封装。" O- p/ h8 u% Z N
4 O" a# H/ o, `( I5 C, ^7、四边无引线扁平封装(QFN)
: H% P1 A- W* @" L% }8 ?4 g' c: c. {7 u2 H; w( t
QFN(Quad Flat Non-leaded package)封装四边配置有电极接点,由于无引线,贴装表现出面积比QFP小、高度比QFP低的特点;其中陶瓷QFN也称为LCC(Leadless Chip Carriers),采用玻璃环氧树脂印刷基板基材的低成本塑料QFN则称为塑料LCC、PCLC、P-LCC等。4 P5 @2 j {; Q! I
* W: b# k# y) [9 M9 ~1 R是一种焊盘尺寸小、体积小、以塑料作为密封材料的新兴表面贴装芯片封装技术。
' _6 |( a0 D& I: H1 ?/ i5 l4 M! B' j: r6 D
QFN主要用于集成电路封装,MOSFET不会采用。不过因Intel提出整合驱动与MOSFET方案,而推出了采用QFN-56封装(“56”指芯片背面有56个连接Pin)的DrMOS。6 R, l/ q% O0 G5 I( l8 n; T$ u
( G- V9 l. j' ^4 v6 w( B3 W需要说明的是,QFN封装与超薄小外形封装(TSSOP)具有相同的外引线配置,而其尺寸却比TSSOP的小62%。根据QFN建模数据,其热性能比TSSOP封装提高了55%,电性能(电感和电容)比TSSOP封装分别提高了60%和30%。最大的缺点则是返修难度高。
. D! A. p* D. @; B; d0 I F! v2 G* t: R2 s3 E
采用QFN-56封装的DrMOS
/ M0 h0 @, A3 S
5 R. t Q7 q7 u随着技术的革新与进步,把驱动器和MOSFET整合在一起,构建多芯片模块已经成为了现实,这种整合方式同时可以节省相当可观的空间从而提升功耗密度,通过对驱动器和MOS管的优化提高电能效率和优质DC电流,这就是整合驱动IC的DrMOS。. B- W# F, H* z) q' t( n& P6 u+ e
3 u, Y, H' \4 w% A0 L
瑞萨第2代DrMOS
8 ^) p; v: G+ n, j, v" W" w
4 E* o+ r! [" _5 V9 j- K' A经过QFN-56无脚封装,让DrMOS热阻抗很低;借助内部引线键合以及铜夹带设计,可最大程度减少外部PCB布线,从而降低电感和电阻。5 S$ t) o. k/ ~) i" a
! d5 J# o( p* \5 C5 S, h: z
另外,采用的深沟道硅(trench silicon)MOSFET工艺,还能显著降低传导、开关和栅极电荷损耗;并能兼容多种控制器,可实现不同的工作模式,支持主动相变换模式APS(Auto Phase Switching)。% Q# V+ V2 d x5 r2 \$ x
4 W9 K! M' {9 V b7 E) e' G9 W
除了QFN封装外,双边扁平无引脚封装(DFN)也是一种新的电子封装工艺,在安森美的各种元器件中得到了广泛采用,与QFN相比,DFN少了两边的引出电极。8 U3 H+ \+ {0 u( t/ I
; [6 h+ p! P: H; k1 E- C) k; L
8、塑封有引线芯片载体(PLCC)% c5 k% P6 M+ X2 B' o( o, Z. l
; l0 P$ B- o" xPLCC(Plastic Quad Flat Package)外形呈正方形,尺寸比DIP封装小得多,有32个引脚,四周都有管脚,引脚从封装的四个侧面引出,呈丁字形,是塑料制品。
0 c5 Q7 L) L: h& A: k1 s. u! {
) k, L% I- Z3 V3 n) e其引脚中心距1.27mm,引脚数从18到84不等,J形引脚不易变形,比QFP容易操作,但焊接后的外观检查较为困难。PLCC封装适合用SMT表面安装技术在PCB上安装布线,具有外形尺寸小、可靠性高的优点。
1 k; s; W, K' E1 V; G$ `& s+ L2 H, W; A/ I% i8 m: v
PLCC封装是比较常见,用于逻辑LSI、DLD(或程逻辑器件)等电路,主板BIOS常采用的这种封装形式,不过目前在MOS管中较少见。
4 F( @' ~2 L! B+ J" L& ^ O; H# s3 ]; q* e
PLCC封装样式! Z" J6 _$ c* j ^
4 |) F( G- m& ]- {主流企业的封装与改进1 H8 \8 X8 u0 t3 _. G O
# i( A# g9 M) E' A
由于CPU的低电压、大电流的发展趋势,对MOSFET提出输出电流大,导通电阻低,发热量低散热快,体积小的要求。MOSFET厂商除了改进芯片生产技术和工艺外,也不断改进封装技术,在与标准外形规格兼容的基础上,提出新的封装外形,并为自己研发的新封装注册商标名称。
! R" _" ]9 O. ]6 h; @5 q
/ E; x/ b( {4 ~4 n1、瑞萨(RENESAS)WPAK、LFPAK和LFPAK-I封装
- E3 R/ d: g. H4 W2 j; u) O& r( a1 w! m7 v
WPAK是瑞萨开发的一种高热辐射封装,通过仿D-PAK封装那样把芯片散热板焊接在主板上,通过主板散热,使小形封装的WPAK也可以达到D-PAK的输出电流。WPAK-D2封装了高/低2颗MOSFET,减小布线电感。. a) {5 z7 C- x/ F! y
6 d8 V; S4 \0 o( w/ k" a
/ b' j- h! y. q* D, w+ e1 V$ v5 @
- m) E9 p) c* a! L7 J5 O3 @瑞萨WPAK封装尺寸
1 v1 A% s& e% l' y/ M/ J8 ?9 @8 O
9 F6 t" a" C1 I+ q! Z& t! NLFPAK和LFPAK-I是瑞萨开发的另外2种与SO-8兼容的小形封装。LFPAK类似D-PAK,但比D-PAK体积小。LFPAK-i是将散热板向上,通过散热片散热。, g" q- o# O6 n
0 O7 n! y' [% V) W2 `8 `8 |$ @& h6 l' }
7 ]( G+ X" `6 l$ p; L4 A0 L/ H: M6 I; A瑞萨LFPAK和LFPAK-I封装
% N8 t& {3 s- I9 N
6 L, s4 ~3 c, U6 s* D# {' g7 P& U2、威世(Vishay)Power-PAK和Polar-PAK封装
; q' f* P! r* M' v. x$ a) f, j% z) ~0 j, v& o% ?) Z$ j
Power-PAK是威世公司注册的MOSFET封装名称。Power-PAK包括有Power-PAK1212-8、Power-PAK SO-8两种规格。
2 x% C& ~8 @$ u0 o! Q$ n
2 A6 C$ ^ _, { U; H" f: Z5 h" a0 r
0 b$ B- e9 B$ ? S' b; f威世Power-PAK1212-8封装
/ K/ x6 g6 D3 V7 e: W8 R1 _+ d+ ?1 P5 d! E; T
" O1 ?4 @1 s {/ I) e7 t9 y
7 D, u$ w2 H1 e' q ?* |
威世Power-PAK SO-8封装5 M5 F: }+ o# l0 l9 n# P
$ | K6 f& o0 ^1 a
Polar PAK是双面散热的小形封装,也是威世核心封装技术之一。Polar PAK与普通的so-8封装相同,其在封装的上、下两面均设计了散热点,封装内部不易蓄热,能够将工作电流的电流密度提高至SO-8的2倍。目前威世已向意法半导体公司提供Polar PAK技术授权。 R" Y1 R" j$ e# H$ M; H; }8 l7 y
# R! n0 o ?' @. K3 }
9 z( t! J& b8 j2 |2 ~% D: V4 g
5 f! V; v2 P9 ^5 l6 L, t' R/ k7 O威世Polar PAK封装3 o. A6 Q1 q I2 Z1 F! S& W6 b; S
! }% Q3 a7 E7 Q# ~. a0 B, {3 K3、安森美(Onsemi)SO-8和WDFN8扁平引脚(Flat Lead)封装
: L8 n' s. Q4 ^1 P
0 J- N4 U) Z8 B% x安美森半导体开发了2种扁平引脚的MOSFET,其中SO-8兼容的扁平引脚被很多板卡采用。安森美新近推出的NVMx和NVTx功率MOSFET就采用了紧凑型DFN5(SO-8FL)和WDFN8封装,可最大限度地降低导通损耗,另外还具有低QG和电容,可将驱动器损耗降到最低的特性。
7 M5 o- B N. b9 z( R! f2 J# h5 M* y- P/ K* ?
2 [3 ]& R+ K" r9 N0 @9 p2 i: c+ J
8 T/ q3 p( U* p8 \0 X9 {! S安森美SO-8扁平引脚封装
* z. R9 x7 S. h6 V( M1 J z
5 C# h5 U. d' X+ z( a' m P( N( q5 y+ l6 }7 Z; |
V) e2 K+ [3 A" D1 h( q |- ` Y安森美WDFN8封装 A$ ` l6 f5 a; v
2 z' I: ~) @6 x. F; x$ X' {; ?4、恩智浦(NXP)LFPAK和QLPAK封装
; { U9 ] j6 n }9 g4 A
0 l. \4 G$ i4 u! T# p恩智浦(原Philps)对SO-8封装技术改进为LFPAK和QLPAK。其中LFPAK被认为是世界上高度可靠的功率SO-8封装;而QLPAK具有体积小、散热效率更高的特点,与普通SO-8相比,QLPAK占用PCB板的面积为6*5mm,同时热阻为1.5k/W。$ A! B- ]) t j+ @3 K7 c4 s& l
' o' P8 {6 m7 X. T) m# {3 v恩智浦LFPAK封装
* T8 @% B3 F% n; Q! A7 M; v7 X3 v
@' |! A/ h" \) e3 A; h& f7 Q恩智浦QLPAK封装
- r1 z$ o1 Q9 F; j8 i+ L
5 @8 [( D- @) |3 U+ n, d. x5、意法(ST)半导体PowerSO-8封装; I" g8 C& ~3 c" S2 g1 _ A' U
$ s7 J& b* T* \ E y6 |# n意法半导体功率MOSFET芯片封装技术有SO-8、PowerSO-8、PowerFLAT、DirectFET、PolarPAK等,其中PowerSO-8正是SO-8的改进版,此外还有PowerSO-10、PowerSO-20、TO-220FP、H2PAK-2等封装。7 q: p2 @) P Q2 w8 {$ b0 {, C
/ V; b8 X+ Y' I: z* t1 ]意法半导体Power SO-8封装
6 j- A1 x) H T& T9 G
/ |7 {( @4 D8 I) A, s! K6、飞兆(Fairchild)半导体Power 56封装% K/ v/ W% z: l3 j+ K
6 z, _7 B, T: W2 {1 |Power 56是Farichild的专用称呼,正式名称为DFN 5×6。其封装面积跟常用的TSOP-8不相上下,而薄型封装又节约元件净空高度,底部Thermal-Pad设计降低了热阻,因此很多功率器件厂商都部署了DFN 5×6。
9 ?" v: l# D9 k5 s s
+ A) e p% @3 \" x0 d& QFairchild Power 56封装* Y& K; G n+ E% T4 `
9 }: I( m9 a% j% E0 ~6 O
7、国际整流器(IR)Direct FET封装% J- V3 z0 j c K
5 z0 h: R# [ |+ G# U' y# _8 [Direct FET能在SO-8或更小占位面积上,提供高效的上部散热,适用于计算机、笔记本电脑、电信和消费电子设备的AC-DC及DC-DC功率转换应用。与标准塑料分立封装相比,DirectFET的金属罐构造具有双面散热功能,因而可有效将高频DC-DC降压式转换器的电流处理能力增加一倍。
1 f# O% J/ |/ \& t. E
% s# |: j7 C6 r: m0 cDirect FET封装属于反装型,漏极(D)的散热板朝上,并覆盖金属外壳,通过金属外壳散热。Direct FET封装极大地改善了散热,并且占用空间更小,散热良好。0 c7 R7 T% H8 N4 c* h% q
" B3 N0 L6 @0 ^1 X
国际整流器Direct FET封装
8 K! h2 \0 w4 j3 p F/ d5 N7 ]/ T2 \+ [0 q) H! ^/ G
* X1 ` V" A u: b; Q* {8 m: Z8 N: |0 k) m5 o& X
IR Direct FET封装系列部分产品规格
. `: [, F' `3 _+ i7 C# W0 F7 J7 s, l7 I0 A5 ?2 W7 R% ]
>>>>, _6 g+ f8 k# d/ }7 H2 E/ u
4 h0 c( `8 C( E/ t内部封装改进方向
0 X: D0 A- w% D1 a/ d2 E/ d* O. g# [% U- p) d8 y- z6 S
除了外部封装,基于电子制造对MOS管的需求的变化,内部封装技术也在不断得到改进,这主要从三个方面进行:改进封装内部的互连技术、增加漏极散热板、改变散热的热传导方向。
6 t4 i) ?0 Q6 Y- d* ^- Y; R9 M
3 C1 C2 B3 f1 H$ f1、封装内部的互连技术4 K, O" ?, j3 G+ J& g
2 }* }6 s2 J3 W
TO、D-PAK、SOT、SOP等采用焊线式的内部互连封装技术,当CPU或GPU供电发展到低电压、大电流时代,焊线式的SO-8封装就受到了封装电阻、封装电感、PN结到PCB和外壳热阻等因素的限制。
5 ~- q- W4 g9 k9 V
% B% Y+ u5 o1 `4 kSO-8内部封装结构- b1 V" f3 _& D* z
0 F# L2 M( ^( {1 E8 n4 I# h这四种限制对其电学和热学性能有着极大的影响。随着电流密度的提高,MOSFET厂商在采用SO-8尺寸规格时,同步对焊线互连形式进行了改进,用金属带、或金属夹板代替焊线,以降低封装电阻、电感和热阻。. P& ?2 L* _* d4 P& m# P' ?
& j4 Y% G/ h1 N8 m
标准型SO-8与无导线SO-8封装对比1 { O ?- d* ]$ A
6 B: d) Y+ a8 _
国际整流器(IR)的改进技术称之为Copper Strap;威世(Vishay)称之为Power Connect技术;飞兆半导体则叫做Wireless Package。新技术采用铜带取代焊线后,热阻降低了10-20%,源极至封装的电阻降低了61%。
5 [ |4 j, k' R, p- _) A Z" k- }/ I% d" j- x& K
国际整流器的Copper Strap技术/ s' Q2 A4 l' l7 z9 D
) z1 i% @; z2 M& p, J; c; T, s
威世的Power Connect技术
1 [2 z2 i2 P* E: _7 \. e
+ z8 r E4 L9 ~4 T8 }6 n/ N- L) z飞兆半导体的Wirless Package技术- [6 R2 k2 G; u) P9 [' y* _
' x9 p$ D# L5 b6 p p; E4 U2、增加漏极散热板
4 T/ j. a. J F2 v% _
+ G$ W, X) n& h; x标准的SO-8封装采用塑料将芯片包围,低热阻的热传导通路只是芯片到PCB的引脚。而底部紧贴PCB的塑料外壳是热的不良导体,故而影响了漏极的散热。+ t5 T4 g( S2 L5 R2 ^
( z5 w% R0 i* e3 l8 z: E技术改进就是要除去引线框下方的塑封化合物,方法是让引线框金属结构直接或加一层金属板与PCB接触,并焊接到PCB焊盘上,这样就提供了更多的散热接触面积,把热量从芯片上带走;同时也可以制成更薄的器件。
$ W. n0 k7 q+ s1 T3 p$ T% U# J
3 V* T4 n0 A3 f: [威世Power-PAK技术
& t' ]6 r6 T2 M- p, k7 ?% A. Z8 n, D% c U% F; ]. H
威世的Power-PAK、法意半导体的Power SO-8、安美森半导体的SO-8 Flat Lead、瑞萨的WPAK/LFPAK、飞兆半导体的Power 56和Bottomless Package都采用了此散热技术。
% Q+ k( r, @0 Q, _7 P
- \) C7 u1 G, x6 T3、改变散热的热传导方向
9 U8 J* I% r6 A9 _9 s$ s& `5 a" q* a' Z
Power-PAK的封装虽然显著减小了芯片到PCB的热阻,但当电流需求继续增大时,PCB同时会出现热饱和现象。所以散热技术的进一步改进就是改变散热方向,让芯片的热量传导到散热器而不是PCB。' p0 g" c2 A/ X% O
: D- `: I; `" W9 u C' j
瑞萨LFPAK-i封装- K& _& d& p. ~; ]: R% |+ M
8 {1 [' x0 L+ @5 E! q- h( ?/ J瑞萨的LFPAK-I封装、国际整流器的Direct FET封装均是这种散热技术的典型代表。) R+ I5 h' @7 s2 j; e" {) ]* W0 `
% }7 ^2 D, `# h, Y>>>>% c/ X4 x0 R% e9 N
6 J' T! p, c# [0 T总结% H3 F! R+ @$ F
5 O9 Z" R/ d1 x+ O' c7 P
未来,随着电子制造业继续朝着超薄、小型化、低电压、大电流方向的发展,MOS管的外形及内部封装结构也会随之改变,以更好适应制造业的发展需求。另外,为降低电子制造商的选用门槛,MOS管向模块化、系统级封装方向发展的趋势也将越来越明显,产品将从性能、成本等多维度协调发展。1 @9 Z2 y9 f1 \7 _5 e
9 M2 \9 o# C$ z* Y4 ?6 D
而封装作为MOS管选型的重要参考因素之一,不同的电子产品有不同的电性要求,不同的安装环境也需要匹配的尺寸规格来满足。实际选用中,应在大原则下,根据实际需求情况来做抉择。
" s4 {, K$ _: p \
5 H4 Q9 Y0 ]. m8 {4 }" Y6 Q& j& B有些电子系统受制于PCB的尺寸和内部的高度,如通信系统的模块电源由于高度的限制通常采用DFN5*6、DFN3*3的封装;在有些ACDC的电源中,使用超薄设计或由于外壳的限制,适于装配TO220封装的功率MOS管,此时引脚可直接插到根部,而不适于使用TO247封装的产品;也有些超薄设计需要将器件管脚折弯平放,这会加大MOS管选用的复杂度。
0 M$ S6 K. v% d1 N |
|