找回密码
 注册
关于网站域名变更的通知
查看: 386|回复: 3
打印 上一主题 下一主题

FPGA 里边所说的I/O BANK是个什么概念

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-10-22 13:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA 里边所说的I/O BANK是个什么概念
/ W+ D2 r  u# ~( {0 T

该用户从未签到

2#
发表于 2021-10-22 16:23 | 只看该作者
一般fpga都分为若干个bank 例如xilinx的高端fpga,能分为22甚至更多个bank 这么做
4 F) |7 U0 I% m5 A1 B9 ?2 K

该用户从未签到

3#
发表于 2021-10-22 16:31 | 只看该作者
一般fpga都分为若干个bank
  b* b" a; L  A例如xilinx的高端fpga,能分为22甚至更多个bank# T  H2 B2 [2 ]
这么做主要是为了提高灵活性9 i' Y" w+ Z8 D1 g
因为fpga的io支持2.5v 3.3v等等种类电平输入输出8 {: G* K# _8 Q
为了获得这些io电平,就需要在对应bank的供电引脚输入对应的电源电压
/ y' J, f7 U/ c* o% v) j) v+ Q这样在一些复杂的系统中非常实用,例如cpu + fpga的系统中,cpu的io电压一般是2.5v
( o( o, r/ \- d* h$ m' _而很多其他ic都是3.3v,就可以使用fpga控制3.3v的ic,而与cpu通讯使用2.5v电平$ G4 d% I# x3 {. M* Z- m# Y
这样就节省了很多总线转换器

. t5 T, f' j) Z' p: c. \* F

该用户从未签到

4#
发表于 2021-10-23 04:07 | 只看该作者
Another possibility is by doing this you can increase circuit reliability - that is doubling up on different I/O structure to deliver the same data - sourced from a seperate power supply. I do this a bit to increase FIT rate for circuits that require a calculated failure rate
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-3 07:26 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表