找回密码
 注册
关于网站域名变更的通知
查看: 528|回复: 2
打印 上一主题 下一主题

微带线和带状线设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-10-18 13:31 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
. a. N$ x1 y# x9 \' R) \$ a
人们撰写了大量文章来阐述如何端接PCB走线特性阻抗以避免信号反射。但是,妥善运用传输线路技术的时机尚未说清楚。. P/ B- D" p7 l  c7 E  t
下面总结了针对逻辑信号的一条成熟的适用性指导方针。4 w1 r* ?' H% d9 P) K. J( [
当PCB走线单向传播延时等于或大于施加信号上升/下降时间(以最快边沿为准)时端接传输线路特性阻抗。1 e0 t4 t* l8 K" _
例如,在Er = 4.0介电质上2英寸微带线的延时约270 ps。严格贯彻上述规则,只要信号上升时间不到~500 ps,端接是适当的。
( U6 H+ a  \8 u7 w# h更保守的规则是使用2英寸(PCB走线长度)/纳秒(上升/下降时间)规则。如果信号走线超过此走线长度/速度准则,则应使用端接。$ a3 r! E2 K& B4 J6 S9 ]
例如,如果高速逻辑上升/下降时间为5 ns,PCB走线等于或大于10英寸(其中测量长度包括曲折线),就应端接其特性阻抗。# C! P( l8 |8 i: U4 H8 p& ]( f+ b
在模拟域内,必须注意,运算放大器和其他电路也应同样适用这条2英寸/纳秒指导方针,以确定是否需要传输线路技术。例如,如果放大器必须输出最大频率fmax,则等效上升时间tr和这个fmax相关。这个限制上升时间tr可计算如下:
7 L5 L# U1 J) _/ b" q- ?9 P" @tr=0.35/fmax    等式1% x0 G' o: d; V6 P/ Q+ j+ W1 ^/ X
然后将tr乘以2英寸/纳秒来计算最大PCB走线长度。例如,最大频率100 MHz对应于3.5 ns的上升时间,所以载送此信号的7英寸或以上走线应视为传输线路。
( O( D: M1 |# a, r

该用户从未签到

2#
发表于 2021-10-18 15:29 | 只看该作者
如果高速逻辑上升/下降时间为5 ns,PCB走线等于或大于10英寸(其中测量长度包括曲折线),就应端接其特性阻抗7 w) _$ S  s/ y: U  R, g1 c

该用户从未签到

3#
发表于 2021-10-18 16:04 | 只看该作者
在模拟域内,必须注意,运算放大器和其他电路也应同样适用这条2英寸/纳秒指导方针,以确定是否需要传输线路技术
  g! u6 b/ K" A. ^2 I5 F
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 12:59 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表