找回密码
 注册
关于网站域名变更的通知
查看: 289|回复: 4
打印 上一主题 下一主题

FPGA时序优化八大忠告

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-10-13 09:41 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
忠告一、、如果时序差的不多,在1NS以内,可以通过修改综合,布局布线选项来搞定,如果差的多,就得动代码。
$ U$ O- G, n7 w0 g' ]+ S! C  Q0 L& c' u  P
忠告二、看下时序报告,挑一个时序最紧的路径,仔细看看是什么原因导致,先看逻辑级数是多少?是哪种电路有问题,乘法器 或者还是RAM接口数据 先弄清楚哪儿的问题
; P9 P9 J1 _; a5 Z! T! O
! ?/ a  B2 a" y4 ?$ R, A忠告三、搞时序优化的话 插入寄存器是王道 但也要看具体情况 不一定都得插寄存器,插入寄存器效果不明显的话,先检查一下寄存器插入的位置,如果寄存器不是在关键路径的中间插入而是在某一端的话,确实不大明显
; ?9 _$ V$ P4 A0 V4 w3 n
4 E# Y8 z( S# U( ?8 x. J) p忠告四、把关键路径找出来,看时序报告,看是什么原因导致频率上不去,如果是组合逻辑复杂,就优化逻辑或者复制逻辑,如果是DSP延迟大,就选多级流水的,只要想搞到150,就一定可以。
. b- D% Y) [9 h7 Q
5 N' j8 ~+ K* A9 b& n6 G2 r忠告五、看时序报告的时候,建议同时对照电路图一起看,这样最直观8 w( {7 e6 o6 z% w3 y
! S$ U- u1 S, y' ?5 ^8 E9 E
忠告六、对照代码,自己把关键路径涉及部分的电路图画出来,然后根据时序要求,算一下要插多少寄存器,插哪儿合适. [/ s/ \/ f0 F% M
4 W& Z3 }4 H; G, r1 g0 a+ [6 |, o
忠告七、32BIT的比较器,进位链有点长,可以分段比较,分成4个8BIT的数据段去比,或者你分成两段,先比高16,插寄存器,再比低16,时序很好,如果想深入些,就自己手写一个比较器,不要调库。
. [$ ]0 k# R8 P# F( C( I忠告八、多BIT的逻辑,时序上不去,通常都是进位链太长,通常做法就是打断进位链,建议看看计算方法或者数字算法之类的书,应该会有帮助
4 K; I) L' k6 {3 j: u

该用户从未签到

2#
发表于 2021-10-13 13:18 | 只看该作者
如果时序差的不多,在1NS以内,可以通过修改综合,布局布线选项来搞定,如果差的多,就得动代码6 h! d- ?, a# t& f

该用户从未签到

3#
发表于 2021-10-13 13:18 | 只看该作者
搞时序优化的话 插入寄存器是王道

该用户从未签到

4#
发表于 2021-10-13 13:36 | 只看该作者
把关键路径找出来,看时序报告,看是什么原因导致频率上不去,如果是组合逻辑复杂,就优化逻辑或者复制逻辑,如果是DSP延迟大,就选多级流水的,只要想搞到150,就一定可以
0 n/ f! c+ K' G! G, T! z! @

该用户从未签到

5#
发表于 2021-10-13 14:25 | 只看该作者
看时序报告的时候,建议同时对照电路图一起看,这样最直观- U4 R# }, L& F0 c! V
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-3 13:14 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表