|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PCB绘图时,使用ERC出现“Multiple Net Identifiers”错误提示:3 ^8 H6 X2 x- c+ O
解决办法:可能是由于不同的网络标号连在了一起,或同一根连线上给了不同的网络标号。
0 s2 [4 y! Q* \6 p9 i如果为单张原理图,在图上查找带有错误标号的位置即可;为多张原理图时,要查找所有图;尤其是多层原理图时,很有可能错误是在子图中。0 s d, G/ b @4 ]
1.原理图常见错误:
+ O6 j" U3 }) p6 G# z(1)ERC报告管脚没有接入信号。: |' @: E$ W- h. y6 P
a. 创建封装时给管脚定义了I/O属性。譬如,把输入端口和输出端口连在一起就会报错。其实,若不用protel做电路仿真,就无需对管脚的I/O属性进行定义。
3 q, d/ w, G5 A r' \8 @b. 建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上。
. V% j: H: c) N/ ?" B& W. ic. 建元件时pin方向反向,必须非pin name端连线。
& t3 ]* {: ~! R(2)ERC报告重复的网络标号(Error: Multiple Net Identifiers)。
2 W; s9 `5 N# j% `0 t可能是由于不同的网络标号连在了一起,或同一根连线上给了不同的网络标号。需要注意的是,PROTEL指出的错误处不一定是真正的错误处,也可能错在其他的原理图上(若是层次电路图时); v3 P3 Z. @% V' T N: m) L* d1 ]( p
(3)元件跑到图纸界外:没有在元件库图表纸中心创建元件。
& i- e8 N5 j4 B- R, t(4)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。
# [7 N9 u4 l- |2 O3 n% \, }(5)当使用自己创建的多部分组成的元件时,千万不要使用annotate。
; o$ ~: D- X0 y$ Y: v! m, f; w$ {" l2.PCB中常见错误:& h! g: x% ~' X0 r: i9 B9 J
(1)网络载入时报告NODE或FootPrint没有找到。) Y7 e& Q& p2 F* U1 z
a. 在装载网络表时,事先没有加载对应的PCB封装库。2 [2 S4 P6 D- K, B, e% |' S' Z
b. 原理图中的元件使用了pcb库中没有的封装。
4 d- a8 u/ c# Ac. 原理图中的元件使用了pcb库中名称不一致的封装。2 ~2 ~7 y& E( W9 N7 C" J- [8 _) v6 ]3 l% N
d. 原理图中的元件使用了pcb库中pin number不一致的封装。如三极管:sch中pin number 为e,b,c, 而pcb中为1,2,3;二极管:sch中pin number 为a,k,而pcb中为1,2,改成一致就可以了。
8 J' ], H; w8 {& [, U% J$ c7 e(2)在PCB中导入元器件后,发现个别器件不在显示屏范围内,即时缩小图纸显示比例,也看不到,这往往是因为在创建PCB元器件封装时没有设定参考点所致,一般地,“set
/ a( z2 Q( g3 z$ vreffrence”到“pin 1”即可。
) E: [! z( p* w5 w! n3. 复制局部ProtelSch原理图,想把它贴到Word里方法如下(针对protel 99,protel dxp应可以类比,未试过):
3 ]5 N5 W9 s! R6 F+ U9 gtools-preferences-graphical editing:add template to clipboard的选项,去掉它就可以了。
8 ^+ D' U( G5 O4. 关于走线宽度
& A, _- w" P6 d1 U, m' R1 D( X系统默认走线为10mil,一般可以设到8mil,再细的话(如低于6mil),一般性的小电路板厂家就不能制造了,找大厂做成本就高,具体情况具体衡量。注:100mil(英制)=2.54mm(公制)
. l N" B' ^ M6 {4 z6 d |
|