找回密码
 注册
关于网站域名变更的通知
查看: 263|回复: 1
打印 上一主题 下一主题

PCB电路设计的14个误区

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-9-19 14:12 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  现象一:这PCB板子的PCB设计要求不高,就用细一点的线,自动布吧点评:自动布线必然要占用更大的PCB面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PCB厂家降价所考虑的因素除了商务因素外,就是线宽和过孔数量,它们分别影响到PCB的成品率和钻头的消耗数量,节约了供应商的成本,也就给降价找到了理由。
) k# q8 l! O& u' o! C1 v& w
2 v$ A( |/ \7 z2 @1 W3 q- D
, a" R3 \6 n) N+ Z7 M0 V  现象二:这些总线信号都用电阻拉一下,感觉放心些。2 Y0 }& U  P* J8 z; {( u4 `4 E; f
2 ]  e% g- j$ k9 h" y$ s2 ~& ^

. K  `* n# l' B4 b* Q( H: w6 Q8 w/ s  点评:信号需要上下拉的原因很多,但也不是个个都要拉。上下拉电阻拉一个单纯的输入信号,电流也就几十微安以下,但拉一个被驱动了的信号,其电流将达毫安级,现在的系统常常是地址数据各32位,可能还有244/245隔离后的总线及其它信号,都上拉的话,几瓦的功耗就耗在这些电阻上了。) n# {1 u) j# I5 f1 d; t' O# P
0 m" ^  _) {9 E0 A) m
# s) f0 P' I. u" j# \6 T
  现象三:CPU和FPGA的这些不用的I/O口怎么处理呢?先让它空着吧,以后再说。8 z- _3 ^! z0 k  P! w7 w

8 q. B' I' `% e! ]. F
2 P% B. _1 j0 ~9 z7 a  点评:不用的I/O口如果悬空的话,受外界的一点点干扰就可能成为反复振荡的输入信号了,而MOS器件的功耗基本取决于门电路的翻转次数。如果把它上拉的话,每个引脚也会有微安级的电流,所以最好的办法是设成输出(当然外面不能接其它有驱动的信号)现象四:这款FPGA还剩这么多门用不完,可尽情发挥吧点评:FGPA的功耗与被使用的触发器数量及其翻转次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能相差100倍。尽量减少高速翻转的触发器数量是降低FPGA功耗的根本方法。1 @4 D* b$ c6 F  v9 Q% i9 B
4 @6 H7 D6 G. \: }4 D3 g

3 a7 m5 \% B$ r2 t  现象五:这些小芯片的功耗都很低,不用考虑点评:对于内部不太复杂的芯片功耗是很难确定的,它主要由引脚上的电流确定,一个ABT16244,没有负载的话耗电大概不到1毫安,但它的指标是每个脚可驱动60毫安的负载(如匹配几十欧姆的电阻),即满负荷的功耗最大可达60*16=960mA,当然只是电源电流这么大,热量都落到负载身上了。1 F: M% b& ?6 L( ]* v& V* H

. n* z% E( q0 f' z: B
3 J% E' u$ g) ^  现象六:存储器有这么多控制信号,我这块PCB板子只需要用OE和WE信号就可以了,片选就接地吧,这样读操作时数据出来得快多了。
  L" |7 y2 n' l5 D" O' A  Q2 O' y
8 K; T, |$ e& s/ S5 T& g0 i7 a3 G# T3 O0 }+ ^
  点评:大部分存储器的功耗在片选有效时(不论OE和WE如何)将比片选无效时大100倍以上,所以应尽可能使用CS来控制芯片,并且在满足其它要求的情况下尽可能缩短片选脉冲的宽度。
- R; v) f2 Z2 g% o& T$ X
5 h6 z( h  c% @, E, N# @
& q- ^: K, C# u' I! L& J5 r% Q  现象七:这些信号怎么都有过冲啊?只要匹配得好,就可消除了点评:除了少数特定信号外(如100BASE-T、CML),都是有过冲的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。象TTL的输出阻抗不到50欧姆,有的甚至20欧姆,如果也用这么大的匹配电阻的话,那电流就非常大了,功耗是无法接受的,另外信号幅度也将小得不能用,再说一般信号在输出高电平和输出低电平时的输出阻抗并不相同,也没办法做到完全匹配。所以对TTL、LVDS、422等信号的匹配只要做到过冲可以接受即可。
' P6 l. _% f$ c9 Q& w
. y- ]+ ?1 m4 V+ G( z9 n2 ], s& I* C6 L4 F
  现象八:降低功耗都是硬件人员的事,与软件没关系。! T2 S- |* X  ~
% ~# c9 Z' T) X  k+ y

8 S- ^! v3 V) @. m* O+ W  点评:硬件只是搭个舞台,唱戏的却是软件,总线上几乎每一个芯片的访问、每一个信号的翻转差不多都由软件控制的,如果软件能减少外存的访问次数(多使用寄存器变量、多使用内部CACHE等)、及时响应中断(中断往往是低电平有效并带有上拉电阻)及其它争对具体单板的特定措施都将对降低功耗作出很大的贡献。
& S' t6 \& _7 h) [% T
8 N  B8 P2 Q6 l- r: o. H0 G/ X% }) m
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 13:41 , Processed in 0.109375 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表