找回密码
 注册
关于网站域名变更的通知
查看: 998|回复: 3
打印 上一主题 下一主题

在布局、布线中如何处理才能保证 50M 以上信号的稳定性???

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-8-30 15:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在布局、布线中如何处理才能保证 50M 以上信号的稳定性???
- ^# N% ?) e* F. p  e* ^* k0 a' F' ]' h- P  p5 l0 l
  • TA的每日心情
    难过
    2024-5-31 15:59
  • 签到天数: 84 天

    [LV.6]常住居民II

    2#
    发表于 2021-8-30 16:02 | 只看该作者
    50M以上这个范围也太宽了,单纯50M的非高速信号根本不需要做特殊处理,没有一劳永逸的方法,做PCB需要根据不同的需求做相应的处理,设计,无非取舍二字。
  • TA的每日心情

    2019-11-29 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2021-8-30 17:01 | 只看该作者
    阻抗匹配吧

    该用户从未签到

    4#
    发表于 2021-8-30 18:07 | 只看该作者
    高速数字信号布线,关键是减小传输线对信号质量的影响。因此,100M 以上的高速信号布 局时要求信号走线尽量短。 数字电路中,高速信号是用信号上升延时间来界定的。而且,不同种类的信号(如 TTL,GTL,LVTTL),确保信号质量的方法不一样。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-22 18:35 , Processed in 0.062500 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表