|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 zengeronline 于 2011-6-18 02:24 编辑
& {; u/ q, t0 N& W7 u- N9 i. ?& h" p) @" P
大家晚上好
1 q, j0 [/ Q& Q, ~2 C- v) B我使用pads画了一个板子,上面用了四个带via的plated焊盘作为安装孔(使用lpwizard生成)' X1 i# ^# R0 B2 ^9 o; q
在进行cleareance检查的时候报了很多的错误,不过都是焊盘太近,overlapped.详细如下图
" Q+ N# v/ {, p$ \
5 l0 B' d2 u% m: g/ L在allegro里面可以设置这个器件no_error属性就不报错了
$ f& Z) u; n7 J我试着在component property -> rules里面把pad和pad之间的间距设为零也没有消除掉这个错误" ^+ r8 v9 D, S3 R* u' k
9 `. z7 B) D* M. L1 @% O2 apads里面应该怎么做; H' f4 ~- X& @2 v! m+ ~ p# B4 _
9 m6 `: G& J5 k% x% r- w5 ]3 h, m& ?5 K' ~
@6 L$ J) A9 W" t# `
- y! i, }1 ?8 v& T! x- U- Y
|
|