|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 zengeronline 于 2011-6-18 02:24 编辑 / b- a# Z8 b2 C
% [; {' S: L" ^: ?
大家晚上好
$ X. S3 v6 f# l3 e6 u我使用pads画了一个板子,上面用了四个带via的plated焊盘作为安装孔(使用lpwizard生成)/ k/ }. i, S n. Z" ~
在进行cleareance检查的时候报了很多的错误,不过都是焊盘太近,overlapped.详细如下图$ V. U& W2 \% {* y) i% q& }
: @7 g. F7 J$ M a/ f在allegro里面可以设置这个器件no_error属性就不报错了
) p3 v: F. E" J! g( j我试着在component property -> rules里面把pad和pad之间的间距设为零也没有消除掉这个错误! W% Z0 M& N9 \* s
7 J% R" a# J. r9 q# I: r3 kpads里面应该怎么做* j/ O7 M, a2 R( I
8 ?+ d( w* H) x2 r
! T( {+ F3 c5 i& i4 q6 S* m1 o& g- h W' _& }6 |
/ }9 ^' D/ y" w O- C |
|