找回密码
 注册
关于网站域名变更的通知
查看: 597|回复: 3
打印 上一主题 下一主题

Xilinx FPGA和CPLD供电

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-8-18 09:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于SRAM技术的Xilinx FPGA具有较高的逻辑密度,消耗较高功率;
* L) D! I" o* `2 J$ O7 d+ j7 u: p) ?' G. v! z
基于闪存技术的Xilinx cpld具有较低的逻辑密度,功耗也比较低。为了提高逻辑密度、集成更多功能,PLD厂商的每一代器件都会采用当前最新的工艺技术。不同的功能需求以及集成工艺,使得PLD的供电电压有所不同。8 m( Z# W' d: U! S$ a+ o

0 g+ n: v6 b9 s* G$ N- d由于PLD在电路板上担当的角色是一个片上系统(SOC),为这些器件供电就相当于为整个系统供电。典型的高端Virtex系列FPGA可能需要10~15路独立的供电电压。另一方面,较低密度的Spantan、Kintex、Artix和CoolRunner系列器件会需要2~10路独立的供电电压。用户需要根据每路电压的功率要求、供电顺序以及系统电源管理的需求,确定正确的稳压电源组合。: r  v5 G8 O+ a. }6 r$ k$ @; C9 h  u
) L5 |7 x% A) J: ?4 x4 N( d
现代PLD的核电源为内部多数电路供电,所消耗的功率也最高。每一次新工艺的出现,都会产生新的核电源要求。支持PLD辅助电路的核电电源用于配置逻辑电路、时钟管理以及其他辅助功能电路。此外,FPGA往往把一个接口标准桥接到另一接口标准,每个IO也会具有不同的电源要求求,范围从1.2V至3.3V。7 S4 K! n7 Q/ P4 W3 y
( F3 u+ O* I  J+ G1 G0 ~& X) z
另外,特别需要注意告诉SerDes收发器的供电电源,每个收发器可能消耗1至几个安培的电流,收发器速率为155Mbps至28Gbps,甚至更高。例如100G以太网系统中使用多个这样的收发器,电流损耗为10A,甚至更高。高速数据传输会在电源总线产生较大的噪声,对电源的性能影响较大。
1 A: \* K" Z% y/ n

该用户从未签到

2#
发表于 2021-8-18 10:37 | 只看该作者
基于SRAM技术的Xilinx FPGA具有较高的逻辑密度,消耗较高功率
9 M: ]2 \+ v- _; L$ v- l. m

该用户从未签到

3#
发表于 2021-8-18 11:14 | 只看该作者
高速数据传输会在电源总线产生较大的噪声,对电源的性能影响较大
, M' z4 s$ z: Y! X

该用户从未签到

4#
发表于 2021-8-18 11:30 | 只看该作者
不同的功能需求以及集成工艺,使得PLD的供电电压有所不同
  V' D: L4 H& n' i7 ]2 U
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-5 11:19 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表