|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
, j8 Y: C- _: }+ k0 b
FPGA (Field Programmable Gate Aray,现场可编程门阵列)是一种可通过重新编程来实现用户所需逻辑电路的半导体器件。为了便于大家理解FPGA的设计和结构,我们先来简要介绍一些逻辑电路的基础知识。2 M9 S3 z {: ^, u" d
( b, @6 T L, F/ N) ]1.逻辑代数! g9 j6 m, L, p b0 O' ?# c8 `7 @
* T! O& ^9 F0 [! i9 `& l4 _& }( E
逻辑代数中的变量称为逻辑变量,用大写字母表示。逻辑变量的取值只有两种,即逻辑0和逻辑1,0 和 1 称为逻辑常量,并不表示数量的大小,而是表示两种对立的逻辑状态,即称为逻辑0状态和逻辑1状态。逻辑代数是由和逻辑值(0和1)相关的逻辑与( AND)、逻辑或(OR)和逻辑非(NOT)三种运算形成的代数体系,也称为布尔代数。
; a9 x6 H6 h% @, I
5 h8 k6 f6 X: @( z/ {9 Q, A, h& B 逻辑代数分为两种:一种是从一种状态变为另一种状态的逻辑,称为一元逻辑;另外一种是两种状态中按照某种规则(比如比较大小)有倾向性的选择出其中一种状态的逻辑,称为二元逻辑。图1列出了定义逻辑与、逻辑或的二元逻辑运算以及定义逻辑非的一元逻辑运算。在这里,三种运算分别使用“·”“+”和“ˉ”运算符号来表示。逻辑与x∙y是指x和y都为1时,结果为1的运算。逻辑或x+y是指x或y至少有一方为1时,结果为1的运算。逻辑非“x(ˉ)" 是取相反逻辑值的一元运算:如果x为0则结果为1;反之,如果x为1则结果为0。
( {) w7 v! a6 E( L* `9 r; d
+ K3 `/ z7 U3 [
表1 逻辑运算(布尔代数的公理)
9 ~5 a% b2 ^5 p$ Y+ H5 f: F: m2 n8 t* J" W6 D& `7 W
逻辑代数满足表2所示的定理。这里的符号“=”表示其两边的计算结果总是相等,即等价。如果对换逻辑表达式中的逻辑值0和1、逻辑运算“与”和“或”,对换后得到的新逻辑表达式与对换前的表达式运算顺序不变,那么新逻辑表达式就称为原逻辑表达式的对偶式。逻辑代数中,如果某定理的逻辑表达式成立,其对偶式也成立。4 C4 ]" s* Y _ ` b5 \2 ?! ?
7 c* y% [* G2 V$ P+ v+ u# N
' c( V! E: f& }表2 布尔代数的定理2 V( a$ U B( M0 z- k% T" y( R
8 U: h7 }3 m2 W9 U/ q5 `
2.逻辑表达式 J5 e) s3 v8 l. S0 _" d1 K; z
2 x+ {2 q+ z- }7 k) ^9 o' e+ O
逻辑表达式是用来描述逻辑运算过程的算式,由逻辑运算符、任意数量的逻辑变量以及必要的括号和常数值0或1组合而成。对于包含n个逻辑变量X1,X2,X3…Xn的逻辑表达式来说,我们先在其各个逻辑变量内代入逻辑值0或1,形成任意组合(共2n组),然后依照逻辑表达式的计算步骤计算这些组合,就可以得到值为0或1的计算结果。也就是说,逻辑表达式定义了具有某种逻辑功能的逻辑函数F(X1,X2,X3…Xn)。在逻辑表达式中,没有括号的情况下,逻辑与的计算优先于逻辑或。逻辑与的运算符“·”也可省略。
' S* D, I G [3 _
$ q6 @4 N. P q d 任何逻辑函数都可以由逻辑表达式来描述,而且描述同一逻辑函数的逻辑表达式可以有多个。逻辑表达式的标准形式指的是通过增加表达式形式上的限制,使得一个逻辑函数只有一个逻辑表达式与之对应的情况。逻辑表达式中,逻辑变量以原变量或反变量的形式出现。原变量和反变量统称为字面量( literal)。字面量的逻辑与(每个字面量不能出现多次)叫作与项,与项的逻辑或运算叫作积之和。包含所有字面量的与项称为最小项,由最小项构成的积之和称为标准积之和(标准积)。将标准积的逻辑与和逻辑或对调即为标准和之积。字面量的逻辑或(每个字面量不能出现多次)叫作或项,或项的逻辑与运算叫作和之积。包含所有逻辑变量的或项称为最大项,由最大项构成的和之积称为标准和之积(标准和)。) w9 M. A+ O3 }0 U: K
8 \! j) V& u h: x* V3.真值表5 V8 r- z- _& c- J
9 \ b4 R0 w3 ^8 S8 N9 t5 e 除了逻辑表达式,逻辑函数的描述方法还包括真值表和逻辑门。针对逻辑函数所有可能的输入组合一一列出输出值,我们就可以得到真值表。对于组合逻辑电路,只要列出所有可能的输入和对应的输出值,就可以完整地描述电路功能。因此,电路功能通常使用真值表描述。输入的个数为n时,真值表的组合数为2n。真值表中,需要记入每组输人值所对应的输出值。. [: _& w" G7 c- H
8 j' h# J7 z+ v x2 ~0 I" P9 M
描述逻辑函数的逻辑表达式可以有许多个,而描述逻辑函数的真值表却是唯一的。虽然一个逻辑表达式只描述一个逻辑函数,但一个逻辑函数可以通过无数的等价逻辑表达式来描述。实现真值表所定义的功能的电路称为查找表( Look-up Table, LUT), 是当前主流FPGA的基本单元。
! S6 ^# W4 `: `0 {% v
( Q1 Q2 s+ E" n# S 从真值表推导逻辑表达式的形式有两种:“积之和表达式”与“和之积表达式”。在真值表输出为1的行中取输人变量的与项(最小项),然后将这些最小项相或,即可得到标准积之和表达式;相对地,在真值表输出为0的行中取输人变量的反变量的或项(最大项),然后将这些最大项相与,即可导出标准和之积表达式。图1中的示例展示了如何从真值表推导逻辑表达式。
. @6 y! a* \! g" H. v5 R) U! l1 l, P" b# d, U
% o4 h ]: o: ^& s% A
图1 真值表推导逻辑表达式示例& ?' v4 v5 o! {8 o/ M6 R w. {2 D" [2 j
* D* Q" Y4 `/ x: i; N i
逻辑电路是一种离散信号的传递和处理,以二进制为原理、实现数字信号逻辑运算和操作的电路。分组合逻辑电路和时序逻辑电路。前者由最基本的“与门”电路、“或门”电路和“非门”电路组成,其输出值仅依赖于其输入变量的当前值,与输入变量的过去值无关—即不具记忆和存储功能;后者也由上述基本逻辑门电路组成,但存在反馈回路—它的输出值不仅依赖于输入变量的当前值,也依赖于输入变量的过去值。8 { E j( h% v% K9 O& z
. @. ~8 i: Z0 ]; c, i, r: g
4.组合逻辑电路) E8 g$ j/ I) |
$ ]) D; s. N9 t; A/ u- x- F1 J, b8 Q
逻辑电路根据是否包含记忆元件,分为组合逻辑电路和时序逻辑电路。组合逻辑电路不包含记忆元件。其时间点的输出(逻辑函数值)仅取决于当时的输入,而与电路以前状态无关,而与其他时间的状态无关。组合逻辑电路允许有多个输入/输出,其内部由用于计算逻辑与( AND)、逻辑或(OR)和逻辑非(NOT)等基本逻辑函数的逻辑门( gate),以及门电路间的连线组成。逻辑与、逻辑或和逻辑非3种运算相对应的逻辑门分别被称为与门、或门和非门。此外,其他较为常见的二项运算逻辑门还有与非(NAND)门、或非(NOR)门、异或( EXOR)门等。与非门用来计算逻辑与的否定,或非门用来计算逻辑或的否定,而异或门用来计算异或逻辑。表3列出了这些逻辑门的符号(MIL符号)、真值表和逻辑表达式。我们使用“⊕”表示逻辑异或的运算符号。表中用来表示二项运算的2输人门电路符号,也可以用于表示具有3个以上输人的运算逻辑。目前主流的LSI技术CMOS中除了基本的与非门、或非门,还有OR-AND-NOT、AND-OR-NOT等复合门电路。# X L6 z* V( u/ F
# ^1 I% b, q) p* R/ i
( x& c+ Z/ S% l& e# d
表3 逻辑门的符号、真值表、逻辑表达式
: E" H: Q. q* J W+ i" y1 A7 h3 h. `+ w5 g; S l
任何逻辑电路都可以由积之和表达式来描述。因此,使用NOT-AND-OR组合而成的组合逻辑电路可以实现任何逻辑函数,这种方式被称为AND-OR逻辑电路或AND-OR阵列。实现AND-OR逻辑电路的器件有PLA ( Programmable Logic Array,可编程序逻辑阵列)等。% w$ I3 z6 c m) r0 Q$ r
: `: F" f3 I" z* y; l- R7 h2 x 对于一个逻辑表达公式或逻辑电路,其真值表是唯一的,但其真值表对应的逻辑电路或逻辑表达式可能有多种实现形式,所以,一个特定的逻辑问题,其对应的真值表是惟一的,但实现它的逻辑电路是多种多样的。在实际设计工作中,如果由于某些原因无法获得某些门电路,可以通过变换逻辑表达式变电路,从而能使用其他器件来代替该器件。同时,为了使逻辑电路的设计更简洁,通过各方法对逻辑表达式进行化简是必要的。组合电路可用一组逻辑表达式来描述。设计组合电路直就是实现逻辑表达式。要求在满足逻辑功能和技术要求基础上,力求使电路简单、经济、可靠、实现组合逻辑函数的途径是多种多样的,可采用基本门电路,也可采用中、大规模集成电路。其一般设计步骤为:
% a7 `5 Y' V( D8 I- [' `$ K7 K, B& h3 o: s% R; Y/ y
(1) 分析设计要求,列真值表;
+ P3 X% y7 t; m: l I5 B/ ?0 F( W n$ u) E* e1 U
(2) 进行逻辑和必要变换。得出所需要的最简逻辑表达式;2 Z) t$ `- M) J# m9 I" }
' D$ p" H& \# e7 ?4 m' c1 D(3) 画逻辑图。
3 X& ^8 L6 q$ Y( s# z
0 I& s1 I- _8 B0 b- H X常用的逻辑组合电路包括,算数运算电路(半加器、全加器和加法器)、编码器、译码器、数据选择器、数据分配器、和数值比较器。
$ ]* r7 K0 y' B, ?4 H. J. ~ q# R1 x4 d! T* V
5. 时序逻辑电路
+ Q1 N0 y. R, B2 v3 o! d) O( {) _
含有记忆元件的逻辑电路被称为时序逻辑电路。在组合逻辑电路中,当前的输出只取决于当前的输人。而在时序逻辑电路中,只知道当前的输人并不足以确定当前的输出。也就是说,时序逻辑电路是一种过去的电路状态(之前的输入)也会对输出产生影响的逻辑电路。
: s9 u" Q9 Y) u9 F- _7 R$ N
% H+ b O5 ?4 t# e! U0 d 时序逻辑电路分为同步时序逻辑电路和异步时序逻辑电路这两种。同步时序逻辑电路中,输人和内部状态的变化由时钟信号控制同步进行,而异步时序逻辑电路则不需要时钟信号。由于FPGA电路设计一般使用同步时序逻辑电路,所以这里我们不对异步时序逻辑电路进行过多讨论,而我们常用的时序逻辑电路主要有触发器、计数器、寄存器和顺序脉冲发生器等。2 e$ c5 i, D3 i1 L5 h
: d ^* X3 t$ G 时序逻辑电路的输出值由输人值和记忆元件的状态值共同决定。也就是说,时序逻辑电路中过去的输人所形成并保留下来的状态对当前的输出具有影响。这种逻辑电路可描述为图2所示的有限状态机模型。图2a所示的模型为米勒( Mealy )型时序逻辑电路,图2b 所示的模型为摩尔(Moore)型时序逻辑电路。米勒模型的输出由内部状态和输人共同决定,而摩尔模型的输出仅由内部状态决定。米勒模型的状态数通常比摩尔模型的少,因此有电路规模较小的优点。然而由于输人会立刻反映到输出,所以逻辑元件或不等长的布线所带来的信号延迟等容易引起信号竞争,进而导致非预期的错误输出(冒险)。相比之下,摩尔模型直接使用记忆状态的输出,因此电路速度快且不易发生冒险。但摩尔模型由于状态数量多,电路规模也相对较大。
( r Z) C% h& z: N5 k1 U/ t
t5 p3 p; z$ T$ O
1 T: b, o( Z% v1 i! [
图2 时序逻辑电路模型 |
|