找回密码
 注册
关于网站域名变更的通知
查看: 619|回复: 4
打印 上一主题 下一主题

PCB设计技巧之蛇形走线有什么作用?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-7-12 13:37 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
电感作用

! x- S% b% @! z3 W) _9 ?
      视情况而定,比如PCI板上的蛇行线就是为了适应PCI 33MHzclock的线长要求
+ y  T( L7 |( W! ]4 Z
  关于蛇形走线,因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,若在一般普通PCB板中,除了具有滤波电感的作用外,还可作为收音机天线的电感线圈等等.
, X( y9 c, Y2 h& j; r
  电脑主机板中的蛇形走线,主要用在一些时钟信号中,如PCIClk,AGPClk,它的作用有两点:1、阻抗匹配 2、滤波电感。对一些重要信号,如INTEL           HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。一般来讲,蛇形走线的线距>=2倍的线宽。           
: D* p  }, {' N1 x2 s
        等长布线,尤其是在高频电路中的数据线。没有计算蛇形线电感量的公式或经验值? 、specctra可以编程设定网络走线的阻抗匹配规则和差分线走线规则, 帮助里面讲了一些一般的设计原则,有时也兼作电阻作用。

# |, f4 x! s" Q. S' g+ ~) W3 z
        实际是一个分布参数的 LC 滤波器。       
9 [; u, I5 W7 ?+ }) h
  高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.           
; j9 F5 t+ x8 j: p
  蛇行走线应该注意什么问题?如果,走得不好,对pcb板的抗干扰能力是不是不能好转,反而会有恶化作用?

. q, X6 j2 S6 \8 D
  简单地说,PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。           

* v. q9 y1 b/ L  u% M- Q& Q6 w
  在微波电路中,大多蛇行线是为了减小PCB的面积!——因为线长有严格限制。
) [0 O: k1 _$ ?3 }
  等线长的蛇形走线没有任何抗干扰的功能,它的作用是将有时序要求的总线或时钟线的延迟控制在所要求的范围内,至于要求如果不会算也可从DATASHEET上得到,一般有时序要求的都会给出线长匹配的数据;在走线时一般遵循3W法则(绕线的间距要两倍于线宽),这样可消除线间78%的互感,尽量减少因电感变化而引起的阻抗不连续。

8 ^: E) e8 N, n8 S+ V6 M2 u5 Z( j" `
  主板中,蛇形走线基本上是为了等长, 不光HUBLINK,CPUCLK,PCICLK;IDE,DIMM也要绕线,绕线线距依据走线线距,可1:2,1:3,1:4—— 在2.4G的对讲机中用作电感,可是我不知怎样计算电感量,不知大侠有这方面的经验         

. f* a* w8 q9 o7 S6 d5 S$ a2 r
  蛇形走线,大多为了实现总线间的长度匹配,或为了减少布线面积,从电磁干扰的角度来说,比较不利,增大了 环路面积,考虑到线间干扰,常常不能达到减少布线面积的目的。   
( D8 h& V! N& A/ }. ~6 F
  短而窄的蛇形走线可做保险丝
, {4 J# a8 a& k* [% M! s4 S4 m
# k' T' a3 F- A6 J

该用户从未签到

2#
发表于 2021-7-12 16:58 | 只看该作者
关于蛇形走线,因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力
- B  X, A  E# c, }' K

该用户从未签到

3#
发表于 2021-7-12 17:00 | 只看该作者
蛇形走线,大多为了实现总线间的长度匹配,或为了减少布线面积,从电磁干扰的角度来说,比较不利,增大了 环路面积,考虑到线间干扰,常常不能达到减少布线面积的目的。; A9 }& m2 u: J7 `( A( r8 O$ Z4 f

该用户从未签到

4#
发表于 2021-7-12 17:03 | 只看该作者
短而窄的蛇形走线可做保险丝. d6 L+ P/ s2 z
  • TA的每日心情
    开心
    2022-6-29 15:11
  • 签到天数: 378 天

    [LV.9]以坛为家II

    5#
    发表于 2021-7-14 07:53 | 只看该作者
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-27 19:29 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表