找回密码
 注册
关于网站域名变更的通知
查看: 707|回复: 3
打印 上一主题 下一主题

PCB设计走线时的影响因素?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-6-28 17:06 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在进行PCB布线时,经常会发生这样的情况:走线通过某一区域时,由于该区域布线空间有限,不得不使用更细的线条,通过这一区域后,线条再恢复原来的宽度。走线宽度变化会引起阻抗变化,因此发生反射,对信号产生影响。那么什么因素与这一影响有关呢?  v8 {7 C. C0 [3 p0 f7 P

该用户从未签到

2#
发表于 2021-6-28 18:01 | 只看该作者
阻抗变化的大小0 h" p" v+ y) {5 ]  t1 H

该用户从未签到

3#
发表于 2021-6-28 18:03 | 只看该作者
信号上升时间6 J% z+ V1 ~( t% a0 r* ]+ A

该用户从未签到

4#
发表于 2021-6-28 18:13 | 只看该作者
窄线条上信号的时延
2 t+ H4 Y/ W* c9 [0 B0 t- i7 Q
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-31 17:44 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表