找回密码
 注册
关于网站域名变更的通知
查看: 428|回复: 3
打印 上一主题 下一主题

LUT作为选择逻辑单元的出现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-6-4 09:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
虽然在扩张时期被记录下来的低效率,但有几个原因,LUT仍然存在并占据主导地位。首先,基于LUT的体系结构是综合工具的简单目标。这个说法在20世纪90年代中期会有争议,当时综合供应商抱怨FPGA不是“合成友好的”。这种观点产生是因为综合工具最初是针对ASIC设计的。他们的技术映射者期望一个小型库,其中每个单元被描述为一个带有逆变器的网络。由于LUT实现了22n个输入组合中的任何一个,所以完整的库将是巨大的。ASIC技术映射工作者在基于LUT的FPGA上做了apoor工作。但到了20世纪90年代中期,有针对性的LUT映射器利用了将任意函数映射到LUT中的简单性。: [7 `/ |$ L9 g6 Y$ G9 x. z
LUT具有隐藏的效率。LUT是一个内存,并且存储器在硅片中有效地布局。LUT还可以节省互连。FPGA可编程互连在面积和延迟方面是昂贵的。FPGA互连不像ASIC那样简单的金属线,而是包含缓冲区,路由多路复用器和存储单元来控制它们。因此,更多的逻辑成本实际上是在互连。由于LUT实现了其输入的任何功能,因此自动化工具只需要在LUT中将所需的信号一起发送,以淘汰这些输入的功能。没有必要为了创建一小组输入的所需功能而使得多级LUT成为可能。LUT输入引脚是可任意交换的,所以路由器不需要针对特定的引脚。结果,基于LUT的逻辑减少了实现功能所需的互连数量。通过良好的综合,来自未使用的LUT功能的浪费小于来自减少的互连要求的节省。
4 h: R* A5 ~, X分布式存储单元编程允许架构自由,并使FPGA供应商几乎可以普遍获得工艺技术。用于逻辑实现的LUT减轻了互连的负担。Xilinx衍生的基于LUT的体系结构出现在赛灵思的第二个来源:Monolithic Memories,AMD和AT&T。在扩展阶段,其他公司,特别是Altera和AT&T / Lucent也采用了存储单元和LUT架构。
) w  e) e) V+ r2 `: e! |" Q

9 F  u7 p+ Y$ i# Q6 F4 G: q3 R, ~
5 r2 e. _2 b+ `* ^

该用户从未签到

2#
发表于 2021-6-4 10:37 | 只看该作者
LUT是一个内存,并且存储器在硅片中有效地布局。
3 L0 K- N* @( a) R4 J

该用户从未签到

3#
发表于 2021-6-4 10:52 | 只看该作者
虽然在扩张时期被记录下来的低效率,但有几个原因,LUT仍然存在并占据主导地位
- w9 P' M( ]$ J$ }) M. d3 _

该用户从未签到

4#
发表于 2021-6-4 10:57 | 只看该作者
LUT具有隐藏的效率% g  `/ H3 L. @+ t! H# ^% o
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-11 19:27 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表