找回密码
 注册
关于网站域名变更的通知
查看: 311|回复: 3
打印 上一主题 下一主题

CPLD的优势 FPGA的产生

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-6-3 19:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

cpld相对于老的PLD器件的最大进步在于它能够在单个器件中容纳大量的逻辑。理论上,可以不断在CPLD中加入LAB,继续增加逻辑数量。但是,这样做需要有额外的PI布线,实现所有这些LAB的连接,其连接数量会呈指数增长,直到芯片管芯的连线数量超过逻辑数量,这限制了容量的扩展。

  解决方法是把LAB排列在网格中,从而产生了现场可编程门阵列FPGA的概念,LAB都被排列在大型阵列中,器件可以现场编程或者重新编程,和CPLD一样。没有采用中心全局器件互连,而是把布线放置在LAB之间的空格上,就像大城市的街道。这种布线被排列成行列互连的形式。它可以跨过器件的整个长度和宽度,或者器件的一小部分,只覆盖行列中的几个LAB。

  FPGA LAB和CPLD的LAB设计不同。CPLD LAB由宏单元构成,包括自己的本地可编程阵列,而FPGA LAB由大量的逻辑模块构成,这些模块被称为逻辑单元,即LE,而且本地互连和逻辑分开。LE看起来可能和CPLD宏单元相似,但更容易配置,有更丰富的特性来提高性能,减少逻辑资源的浪费。

! d3 u8 W( _5 y3 n3 ~1 Q- J

该用户从未签到

2#
发表于 2021-6-3 20:04 | 只看该作者
cpld相对于老的PLD器件的最大进步在于它能够在单个器件中容纳大量的逻辑

该用户从未签到

3#
发表于 2021-6-3 20:19 | 只看该作者
可以不断在CPLD中加入LAB,继续增加逻辑数量

该用户从未签到

4#
发表于 2021-6-3 20:20 | 只看该作者
CPLD LAB由宏单元构成,包括自己的本地可编程阵列
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-11 19:27 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表