找回密码
 注册
查看: 4823|回复: 4
打印 上一主题 下一主题

DDR高速电路怎样更好的控制EMI呢?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-4-21 22:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
MID 的CPU 带有两个DDR2  800M  但在整机测试EMI 不加屏蔽的情况下过不了,请问大家在PCB Layout 的时有没有什么要改善的?

该用户从未签到

2#
 楼主| 发表于 2011-4-21 22:21 | 只看该作者
主要是针对EMI 测试,大家有没有什么好的见意?

该用户从未签到

3#
发表于 2011-4-22 09:32 | 只看该作者
帮顶!!!!!!!!

该用户从未签到

4#
发表于 2011-5-1 16:06 | 只看该作者
注意差分时钟的布线,用地线包起来。
& B- V+ V) l; s* I6 _5 a注意信号线的阻抗连续性,参考平面要注意。
# ~3 {% [( b5 X; N信号的过冲厉害也会带来一定的EMI问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-28 01:38 , Processed in 0.062500 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表