找回密码
 注册
关于网站域名变更的通知
查看: 474|回复: 2
打印 上一主题 下一主题

你设计的PCB达标了吗?6个技巧教你解决EMI问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-5-8 14:55 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

, m6 w3 K" m2 D) H0 s4 P) g$ {电磁干扰(EMI)历来是让PCB设计工程师们头疼的一个问题,它威胁着电子设备的安全性、可靠性和稳定性。因此,我们在设计PCB时,需要遵循一定的原则,使电路板的电磁干扰控制在一定的范围内,达到设计要求和标准,提高电路的整体性能。1 M, s# N) _  r6 d- ]% I
; E) A( D! P2 `) ]$ t* S

7 G7 W# \! q# D% T3 `! h
( c. |% F. _( V1 d, k0 c' f, [$ K电磁干扰(EMI)
. T8 @$ [2 t7 ^+ H
! U6 {9 l3 i8 z% O0 D电磁干扰有传导干扰和辐射干扰两种。传导干扰是指通过导电介质把一个电网络上的信号耦合(干扰)到另一个电网络。辐射干扰是指干扰源通过空间把其信号耦合(干扰)到另一个电网络。在高速PCB及系统设计中,高频信号线、集成电路的引脚、各类接插件等都可能成为具有天线特性的辐射干扰源,能****电磁波并影响其他系统或本系统内其他子系统的正常工作。
0 M8 |% I5 g0 Y1 ]
- `7 U  X. T! I解决EMI问题的6个技巧
2 ?/ p7 p, W$ I3 s+ \5 Y# r6 H( O
为了抑制电磁干扰,可采取如下措施:
# D+ _, O0 ~. d! z4 C$ n
3 q0 S$ t3 Y; m4 E! v# q1 O1. 将PCB接地3 A" _  j6 H8 G4 K$ g

8 n3 a1 F: \2 z降低EMI的一个重要途径是设计PCB接地层。第一步是使PCB电路板总面积内的接地面积尽可能大,这样可以减少****、串扰和噪声。将每个元器件连接到接地点或接地层时必须特别小心,如果不这样做,就不能充分利用可靠的接地层的中和效果。
/ L3 i5 f" Q& A0 \+ V# f& ~9 q* m
一个特别复杂的PCB设计有几个稳定的电压。理想情况下,每个参考电压都有自己对应的接地层。但是,如果接地层太多会增加PCB的制造成本,使价格过高。折衷的办法是在三到五个不同的位置分别使用接地层,每一个接地层可包含多个接地部分。这样不仅控制了电路板的制造成本,同时也降低了EMI和EMC% F; G. z9 E( t1 m9 z* ?: F7 d% W

2 p' _! B3 A1 O& ~ 3 I# ~: n- v' L" @. v7 a
& @' A9 M- q$ q. [9 U8 t5 j

  }! }- g: I0 D5 u! T6 z$ ?2. 电源与地合理布线- X3 r  a+ d+ d" S, P! H

1 F+ B5 b' u; M8 e/ F& [PCB电源与地的布线是否合理是整个电路板减小电磁干扰的关键所在。电源线和地线的设计是PCB中不可忽视的问题,往往也是难度最大的一项设计,设计时应遵循以下原则:
: u( z2 e$ `5 Q3 j/ J; p
, d7 X4 e" Z, U& ]# |5 i9 ua.增大走线的间距以减少电容耦合的串扰;
) K) B) I4 x- p- H7 H* v% h4 l$ b
5 u5 e2 B. `+ R, ~b.电源线和地线应平行走线,以使分布电容达到最佳;
5 N7 L% Z$ T& H! D+ K3 q! g7 S1 u/ Q
c.根据承载电流的大小,尽量加粗电源线和地线的宽度,减小环路电阻,同时使电源线和地线在各功能电路中的走向和信号的传输方向一致,这样有助于提高抗干扰能力;  ?( `( @: r7 J2 C* {. I
1 b, q$ l) \8 `+ J9 x( O; K
d.电源和地应直接走线在各自的上方,从而减小感抗和使回路面积最小,尽量使地线走在电源线下面;% b0 E2 H- ]7 g
5 V5 g8 w. v( d# Q
e.地线越粗越好,一般地线的宽度不小于3mm;
; j2 D0 P, q+ t7 d
- y+ u+ l8 H; ]6 U$ c3 _6 If.将地线构成闭环路以缩小地线上的电位差值,提高抗干扰能力;+ D& H3 s8 ?+ [" `
# t% c& Y1 F3 E: |
g.在多层板布线设计时,可将其中一层作为“全地平面”,这样可以减少接地阻抗,同时又起到屏蔽作用。) M" r* r& l* b, V' p/ o3 S9 q( T
1 v. r  I7 c, y
3. 滤波
) Z0 T- Q% C( P5 g1 E
7 D' }% y( M' g) q0 d在电源线上和在信号线上都可以采取滤波来减小EMI,方法有三种:去耦电容、EMI滤波器、磁性元件。EMI滤波器如下图所示。" K- y; _; t, s- G
# ~) t& f9 ?0 D5 U9 l( D% }

( h6 ?6 a& g% S/ k4 h8 J$ c7 x7 N  T; }
# ^  s4 j( Q0 W2 X- P) T3 X
▲滤波器的类型
6 u. |  h; Y% k0 N# ]7 w; a: \" R- n8 j# _
4. 减小环路' |7 I! O& G4 y: r

& B; ]5 A9 \0 P% G* H5 [. F每个环路都相当于一个天线,因此我们需要尽量减小环路的数量,环路的面积以及环路的天线效应。确保信号在任意的两点上只有唯一的一条回路路径,避免人为环路,尽量使用电源层。- N5 n: N8 [4 t, x  S$ Q

9 q" P( S% C) \; V( c5 l9 d+ l5. 避免90°角
7 s0 d. b: B  l% p" I( c/ k0 o9 g" [2 j
为降低EMI,应避免走线、过孔及其它元器件形成90°角,因为直角会产生辐射。在该角处电容会增加,特性阻抗也会发生变化,导致反射,继而引起EMI。 要避免90°角,走线应至少以两个45°角布线到拐角处。0 b7 l. a- U- N' L/ m
4 m, t9 @. k6 [% ^
6. 电缆和物理屏蔽; v% f3 A& l' l( i

' c+ p, r* M  ]+ C: D/ K承载数字电路和模拟电流的电缆会产生寄生电容和电感,引起很多EMC相关问题。如果使用双绞线电缆,则会保持较低的耦合水平,消除产生的磁场。对于高频信号,必须使用屏蔽电缆,其正面和背面均接地,消除EMI干扰。3 v0 w; P# h1 @  g' t- M
6 I* c# @! E4 A4 K6 ~+ S0 h" U* P
物理屏蔽是用金属封装包住整个或部分系统,防止EMI进入PCB电路。这种屏蔽就像是封闭的接地导电容器,可减小天线环路尺寸并吸收EMI。
* @3 y( ]5 c) S2 Y

该用户从未签到

2#
发表于 2021-5-8 17:00 | 只看该作者
6个技巧教你解决PCB中的EMI问题

该用户从未签到

3#
发表于 2021-5-8 17:27 | 只看该作者
多谢楼主分享。
4 j" t/ V* l0 I对于改善EMC,个人觉得要:6 x' d  t$ h' g( S' {
1.关注信号回流地的连贯性,说白了就是要阻抗保持一致。) b$ \5 w$ c2 T; \# a5 m' |$ R
2.电源噪声要尽早排除到机壳地,散热片是噪声的良好载体。8 d% W5 ]0 e& Y9 M( o% V
3.LDO要远离连接器,并且在开关电路di/dt剧变的电路周围,把脏地隔离开,通过电容在接到地上。- K" f: X) y; [2 J
4.少挖槽,孔。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-23 17:01 , Processed in 0.078125 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表