|  | 
 
| 
x
EDA365欢迎您登录!您需要 登录 才可以下载或查看,没有帐号?注册  6 Z+ t0 J6 w1 a* V; P% w+ c4 d工程领域中的数字设计人员和数字电路板设计专家在不断增加,这反映了行业的发展趋势。尽管对数字设计的重视带来了电子产品的重大发展,但仍然存在,而且还会一直存在一部分与模拟或现实环境接口的电路设计。模拟和数字领域的布线策略有一些类似之处,但要获得更好的结果时,由于其布线策略不同,简单电路布线设计就不再是最优方案了。本文就旁路电容、电源、地线设计、电压误差和由PCB布线引起的电磁干扰(EMI)等几个方面,讨论模拟和数字布线的基本相似之处及差别。 " V$ ~( G7 K2 S, t
 
 + h9 n2 h/ ^  N7 i: i; o
 4 }! ?% d3 R- q( \7 W; i* u模拟和数字布线策略的相似之处
 ; ^& c$ n! j9 x0 }. Z, `  ~- W* S* S0 i& M4 V. [
 % O8 f& ^2 }9 s1 N
 旁路或去耦电容
 9 A/ z6 ^6 M! R; a
 ' W! D* s& P$ j% I6 P9 y; `. U  在布线时,模拟器件和数字器件都需要这些类型的电容,都需要靠近其电源引脚连接一个电容,此电容值通常为0.1mF。系统供电电源侧需要另一类电容,通常此电容值大约为10mF。
 - d, q9 I6 Y8 t' n$ U4 \! a. w
 # p. c, c/ g- p* p8 d" k2 [; j# W  这些电容的位置如图1所示。电容取值范围为推荐值的1/10至10倍之间。但引脚须较短,且要尽量靠近器件(对于0.1mF电容)或供电电源(对于10mF电容)。; T0 w% h8 m( S
 在电路板上加旁路或去耦电容,以及这些电容在板上的位置,对于数字和模拟设计来说都属于常识。但有趣的是,其原因却有所不同。在模拟布线设计中,旁路电容通常用于旁路电源上的高频信号,如果不加旁路电容,这些高频信号可能通过电源引脚进入敏感的模拟芯片。一般来说,这些高频信号的频率超出模拟器件抑制高频信号的能力。如果在模拟电路中不使用旁路电容的话,就可能在信号路径上引入噪声,更严重的情况甚至会引起振动。
 5 h0 _' g5 ?# g' p- d
 7 p6 t  D# ~+ g  e
  2 j4 v8 L0 Z9 A! C0 G ; w. R+ p) a% y( y; Y
 图1 在模拟和数字PCB设计中,旁路或去耦电容(1mF)应尽量靠近器件放置。供电电源去耦电容(10mF)应放置在电路板的电源线入口处。所有情况下,这些电容的引脚都应较短 7 c2 {8 r# C, V
 - g- B8 w/ }& h
 
   5 B5 H9 T  G+ w/ b( y% h  t9 D4 ?7 e' Z. i
 图2 在此电路板上,使用不同的路线来布电源线和地线,由于这种不恰当的配合,电路板的电子元器件和线路受电磁干扰的可能性比较大
 3 B( H$ n7 w, f5 e- n8 o' X& b5 _
 
   4 |: ?1 T& g" W2 \) ^6 ~
 9 O2 P3 }! h; [, ?5 m' ~图3 在此单面板中,到电路板上器件的电源线和地线彼此靠近。此电路板中电源线和地线的配合比图2中恰当。电路板中电子元器件和线路受电磁干扰(EMI)的可能性降低了679/12.8倍或约54倍 ! w  U4 E7 H* k& U
 
 9 C5 f  v! |/ u! J9 F 6 `+ S- M0 t0 p# j8 p* n4 A0 z7 \
 
 % u+ Z: g+ G, `9 G- t  对于控制器和处理器这样的数字器件,同样需要去耦电容,但原因不同。这些电容的一个功能是用作“微型”电荷库。在数字电路中,执行门状态的切换通常需要很大的电流。由于开关时芯片上产生开关瞬态电流并流经电路板,有额外的“备用”电荷是有利的。如果执行开关动作时没有足够的电荷,会造成电源电压发生很大变化。电压变化太大,会导致数字信号电平进入不确定状态,并很可能引起数字器件中的状态机错误运行。流经电路板走线的开关电流将引起电压发生变化,电路板走线存在寄生电感,可采用如下公式计算电压的变化:V = LdI/dt
 ( [" h1 R3 @. ?( q% f7 @( u8 X) u7 ]- I- O9 n% R: ]
 其中,V = 电压的变化;L = 电路板走线感抗;dI = 流经走线的电流变化;dt =电流变化的时间。* T& n" [3 ^7 j* i6 {3 z- c
 
 " Z/ B- f" E% [) W  因此,基于多种原因,在供电电源处或有源器件的电源引脚处施加旁路(或去耦)电容是较好的做法。  ^% U$ }9 ?- A1 }& x8 Y4 ^
 * p9 s! y7 V; H  d1 U& @
 电源线和地线要布在一起
 0 z* R0 ~; c2 P8 q
 / U9 R/ Y$ g8 X  电源线和地线的位置良好配合,可以降低电磁干扰的可能性。如果电源线和地线配合不当,会设计出系统环路,并很可能会产生噪声。电源线和地线配合不当的PCB设计示例如图2所示。
 . {. n! l9 G2 o" K/ q% `7 H. D4 K, C# a2 w" ]; L  M1 V9 e) X
 此电路板上,设计出的环路面积为697cm2。采用图3所示的方法,电路板上或电路板外的辐射噪声在环路中感应电压的可能性可大为降低。
 % G0 f0 r" b( V" c9 {" g# Y' ?0 O3 P7 s! x- d- @
 
 * ]6 u3 u2 o- i- Z1 ?# z, y
 ' H! R" h7 ~  t1 M6 n$ i模拟和数字领域布线策略的不同之处
 3 R* G$ P% g' O% u5 m# L% Y0 t* O7 v( N2 E: g6 E) Y4 B5 }) \2 a
 1 v% m2 }+ c! Z) ~2 J
 
 ! ]. k. ^+ r/ e4 I8 J3 r  地平面是个难题
 : v# I* J. w4 d( e6 S2 z( D8 ?1 V: B# r
 电路板布线的基本知识既适用于模拟电路,也适用于数字电路。一个基本的经验准则是使用不间断的地平面,这一常识降低了数字电路中的dI/dt(电流随时间的变化)效应,这一效应会改变地的电势并会使噪声进入模拟电路。数字和模拟电路的布线技巧基本相同,但有一点除外。对于模拟电路,还有另外一点需要注意,就是要将数字信号线和地平面中的回路尽量远离模拟电路。这一点可以通过如下做法来实现:将模拟地平面单独连接到系统地连接端,或者将模拟电路放置在电路板的最远端,也就是线路的末端。这样做是为了保持信号路径所受到的外部干扰最小。对于数字电路就不需要这样做,数字电路可容忍地平面上的大量噪声,而不会出现问题。4 G0 i3 {% u2 P1 h: G
 
 ; P8 f. |/ [: F
   7 [9 [- s' {! t$ X9 m8 K$ t9 _* z# D7 {3 D. o( z
 图4 (左)将数字开关动作和模拟电路隔离,将电路的数字和模拟部分分开。 (右) 要尽可能将高频和低频分开,高频元件要靠近电路板的接插件
 0 \& y9 G8 A) u# c, F
 0 l# Z8 H% r9 ]( B; l. d
   ' ]9 g/ m- K8 m5 F7 h0 A, K& P9 n4 T) G' n. t4 X& J
 图5 在PCB上布两条靠近的走线,很容易形成寄生电容。由于这种电容的存在,在一条走线上的快速电压变化,可在另一条走线上产生电流信号
 * |* b$ h, O4 o" G' B6 \+ p8 Y' @: C
 
  + ^9 f+ G% ^! c 
 - k! @9 E8 b. @& J/ q% v: N1 f图6 如果不注意走线的放置,PCB中的走线可能产生线路感抗和互感。这种寄生电感对于包含数字开关电路的电路运行是非常有害的 - t/ L4 U0 d6 n" o, P# [8 P
 
 9 h2 s9 u1 l; s* r* k . h& z- [1 V% x& e. h1 ^
 元件的位置$ }0 N( Q0 \  |- A. V. m+ ?  D, A8 G
 + M" C: }, I2 X8 T/ y) Z
 如上所述,在每个PCB设计中,电路的噪声部分和“安静”部分(非噪声部分)要分隔开。一般来说,数字电路“富含”噪声,而且对噪声不敏感(因为数字电路有较大的电压噪声容限);相反,模拟电路的电压噪声容限就小得多。两者之中,模拟电路对开关噪声最为敏感。在混合信号系统的布线中,这两种电路要分隔开,如图4所示。
 6 Y: G! W. L1 o/ n$ F+ L& z. ~5 \) u6 J
 PCB设计产生的寄生元件
 ) ]; _1 Q" y! N# x4 f' v; D- U0 K/ b% S5 E2 U
 PCB设计中很容易形成可能产生问题的两种基本寄生元件:寄生电容和寄生电感。设计电路板时,放置两条彼此靠近的走线就会产生寄生电容。可以这样做:在不同的两层,将一条走线放置在另一条走线的上方;或者在同一层,将一条走线放置在另一条走线的旁边,如图5所示。在这两种走线配置中,一条走线上电压随时间的变化(dV/dt)可能在另一条走线上产生电流。如果另一条走线是高阻抗的,电场产生的电流将转化为电压。) ]- I' u8 c7 V8 Y5 q
 
 ; P$ r0 {% I! |" B. ^  快速电压瞬变最常发生在模拟信号设计的数字侧。如果发生快速电压瞬变的走线靠近高阻抗模拟走线,这种误差将严重影响模拟电路的精度。在这种环境中,模拟电路有两个不利的方面:其噪声容限比数字电路低得多;高阻抗走线比较常见。
 ( F9 u3 H! g( T, e4 R: l0 `) M$ q! G" _1 O/ T
 采用下述两种技术之一可以减少这种现象。最常用的技术是根据电容的方程,改变走线之间的尺寸。要改变的最有效尺寸是两条走线之间的距离。应该注意,变量d在电容方程的分母中,d增加,容抗会降低。可改变的另一个变量是两条走线的长度。在这种情况下,长度L降低,两条走线之间的容抗也会降低。) l' z- @  Y5 U, W  A5 k0 n
 + o* X+ P3 b' d$ t. F! R8 L
 另一种技术是在这两条走线之间布地线。地线是低阻抗的,而且添加这样的另外一条走线将削弱产生干扰的电场,如图5所示。
 # ~0 A& N* ]! ~8 \) g. I3 X& i6 P; c' m2 [; P6 _) c, E# C
 电路板中寄生电感产生的原理与寄生电容形成的原理类似。也是布两条走线,在不同的两层,将一条走线放置在另一条走线的上方;或者在同一层,将一条走线放置在另一条的旁边,如图6所示。在这两种走线配置中,一条走线上电流随时间的变化(dI/dt),由于这条走线的感抗,会在同一条走线上产生电压;并由于互感的存在,会在另一条走线上产生成比例的电流。如果在第一条走线上的电压变化足够大,干扰可能会降低数字电路的电压容限而产生误差。并不只是在数字电路中才会发生这种现象,但这种现象在数字电路中比较常见,因为数字电路中存在较大的瞬时开关电流。( l& |; b' k2 T$ ]5 A: `/ M
 * U. S' W0 r7 {- P, a! q
 为消除电磁干扰源的潜在噪声,最好将“安静”的模拟线路和噪声I/O端口分开。要设法实现低阻抗的电源和地网络,应尽量减小数字电路导线的感抗,尽量降低模拟电路的电容耦合。" D, p8 P/ P  E4 x0 V( _) p; f
 
 $ _$ ~7 S0 F: J- q& S$ z1 M3 [4 j
 ! S2 i" a' W  `结语
 9 P' {# F& d( [. Z
 ! c' @$ K, L. D( ^% N# H1 ]  8 q0 s* c' @  h5 ?: T; p- Z& S( j0 h
 数字和模拟范围确定后,谨慎地布线对获得成功的PCB至关重要。布线策略通常作为经验准则向大家介绍,因为很难在实验室环境中测试出产品的最终成功与否。因此,尽管数字和模拟电路的布线策略存在相似之处,还是要认识到并认真对待其布线策略的差别。
 0 ?1 f  S! g' A1 G/ N/ r( l. ~6 L- E" Z/ g- V% E6 z7 b
 " H( @: P5 u4 `" N! q
 
 9 v. F1 y' O# t, G
 | 
 |