找回密码
 注册
关于网站域名变更的通知
查看: 485|回复: 5
打印 上一主题 下一主题

[仿真讨论] 从器件和测试本身而言造成电源纹波大的因素都有哪些?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-1-25 14:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
从器件和测试本身而言造成电源纹波大的因素都有哪些?
+ y9 S# a( n2 U" _8 y$ r0 H
  • TA的每日心情
    慵懒
    2020-8-28 15:16
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    2#
    发表于 2021-1-25 14:35 | 只看该作者
    从测试本身来说的话,测试其实也是有讲究和有误差的, 我们首先要知道,我们测试的是纹波,而不是噪声,因此业界的标准是把示波器的带宽限制在20MHz,如果不限带宽的话,测试出来的纹波就会变大
  • TA的每日心情
    慵懒
    2020-8-28 15:16
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    3#
    发表于 2021-1-25 14:49 | 只看该作者
    另外从探头来说也要注意几点,首先是衰减的选择,最好使用1比1的探头,这样不要放大很大的噪声,另外探头的回路电感不要太大,也就是信号和地的环路不要太大,不然探头本身也会引入噪声,另外在显示上,把量程放小一点相对比较正确。
  • TA的每日心情
    奋斗
    2020-9-8 15:12
  • 签到天数: 2 天

    [LV.1]初来乍到

    4#
    发表于 2021-1-25 15:04 | 只看该作者
    器件本身的问题,例如某款电源芯片的开关频率刚好处于和PDN阻抗谐振的频段,另外就是电容电感这些器件有性能的误差;
  • TA的每日心情
    奋斗
    2020-9-8 15:12
  • 签到天数: 2 天

    [LV.1]初来乍到

    5#
    发表于 2021-1-25 15:07 | 只看该作者
    从PCB设计来看的因素也很多,例如电源平面的布局布线不合理,电容的位置设计不合理,电容的容值选择不当都会导致PDN阻抗在频段内无法满足要求
  • TA的每日心情
    奋斗
    2025-1-1 15:26
  • 签到天数: 584 天

    [LV.9]以坛为家II

    6#
    发表于 2021-1-29 09:03 | 只看该作者
    每天学习一点点才会离成功近一点点
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-21 20:36 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表