|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
硬件工程师或Layout工程师在在画PCB中时,经常会遇到要修改封装或者是修改原理等操作。有的工程师膈在接在PCB中的ECO模式下修改,这样会造成原理图不同步。给生产和后期分析问题造成隐患,下面介绍一种我经常用到的修改原理图,然后由pads layout软件来自动修改pads lyaout的PCB的方法,如下:
: ~& y& `7 W% }, i$ h5 I& F* x b! t, W4 y7 h
一,比方我们要把PCB中的R55的封装中0402改为0805,如下图:3 d* t6 k6 w4 l: ~
8 S/ B9 ]/ k Z2 I/ H# H f
% Z) k H8 Y' A/ a
7 ~' ~2 K2 _+ Q' f
2 s1 f- n: j1 ~1 W
0 D2 a( x3 T4 J- K7 S二,打开orcad原理图设计工具,把R55的封装修改为RES0805,如下图:6 h/ D5 u2 T4 e' R
: ~7 y: I# P# V; B9 Z5 w* o L- }0 T k1 ~. ^
# ~, d' |+ S. a7 V) D: r' U
* _1 |/ m$ h. |4 f
三,保存设计,回到主菜单,在TOOL中选Create Netlist,如下图:* I4 V6 e2 n# z! k2 S& T% F
0 b* {, s$ c% _' q' d9 t: w
4 ]0 W' B4 B5 K6 g, y
% L0 e4 Q% L' t" H6 o4 {/ ]* X3 J6 f) a6 L+ k3 g
1 a) @- m# k) A3 I9 ~" z) i四,在弹出的新页面中选项如下图,把文件后缀名改为ASC,点确认:
! ?! j3 j" c) L ?; T( d
: g/ V6 |* \' X8 l( w
G. z. M# o, w1 i% U$ h! P$ B% l7 g! V. V1 i2 ?* E
) Z* c" |4 d( I- W) X9 q3 L7 n
/ j, E* H1 v* L: {五,再回到PADS软件,新开一个窗口,在文件菜单中选点导入刚才生成的网络表,如下图:
/ a- E6 v6 s$ v1 i
6 ^6 i! ?9 q. L& p! N2 t9 q! F4 ~! S$ L6 x9 {5 h
7 y7 m2 U6 Q7 J8 x# W0 L: w0 H
, x! N1 M f0 F4 J9 ~4 E
) L1 X- ^4 h# M( Z
六, 导入的新PCB另存为,并记住文件名和存储路径。且在导入时不能有错误提示,有则需要解决错误才能下一步:
( S7 R$ q Q2 \& d7 d8 r8 o( D; Y; d2 [1 M* A3 Y
4 ^! q/ a& K) T; }" t
{" s( }2 e0 m5 V* Y
/ n6 }) B/ s2 B
' V* q: [: Y9 H. ?; G5 f七,打开需要更改的PCB原档案,在工具中选对比(ECO),如下图:
% f0 k" M. T* N! H1 q% p
* o3 Y2 x3 u2 h ^6 \) N% O. G& X. [
+ D5 p, c6 @% p0 b: @& M* Q! D
. a- [) l: E+ _$ b9 c( b
2 o, s( C4 q) D0 c/ s
八,在文件菜单中选导入,导入刚才生成的差异文档到PCB档案中:: d& H( w; \6 H: R- G L# _
3 L: `# P" I$ ^# f9 {, S7 y; V( u4 ~# |
, ^/ ?/ ~; H* o6 y6 D: x' y% T
3 |8 j. a; ~" v" _/ H" w2 Q$ p) j) X/ O6 t3 r) F. p/ J
九,到这一步,可以看到R55已经被修改为0805的封装:
4 G D0 a! V M! C% l( j+ X2 E
# n, H, Y7 \7 Y
# I2 c8 J- s+ I4 k2 h; |9 d: {
! D2 K' D5 c% H. I, w$ G4 P$ \5 `- i8 T+ i6 A
# n ?) l) X& V/ @; a
以上是用一个电阻作为例子来演示修改过程,其他修改可以参照这个方法修改。不要直接在PCB中修改元件封装或电路连接更是不可以在PCB中直接修改。4 r- O8 u0 f- \' Y) ], i. q: y
|
|