找回密码
 注册
关于网站域名变更的通知
查看: 516|回复: 1
打印 上一主题 下一主题

30几条电脑主板可制造性设计(DFM),每一条都要重视(一)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-12-29 11:18 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DFM(Design For Manufacture):可制造设计。设计卓越(DFX)的概念是20世纪90年代中期由美国表面贴装理事会首次提出的,它的目的就是提倡产品的可制造性设计及相关论题。
DFM是一种基于并行设计的思想,在制造产品时要满足成本、性能和质量的要求,即在产品的概念化设计和详细设计阶段,就必须考虑到制造生产过程中的工艺要求、测试组装的合理性,同时还要考虑到售后服务的要求。
所以,我们作为设计端,就在在设计的时候带入DFM的思想,让产品一次性能满足成本、性能和质量的要求。现这样那样的问题,这就需要设计者对设计方案进行修改,再次投入生产。
9 [0 J) o4 ]- V. H7 ^
下面给大家列一些,常用的DFM设计要求。主要基于电脑主板的设计。
线路方面
1, 螺丝孔用NPTH孔,避免增加DIP不必要的工作流程(如贴胶带)。因为螺丝孔如果是PTH,不贴胶带的话,过锡炉的时候会造成孔内沾锡堵孔,造成后面组装问题。
2, 板边轨道边5mm。也就是PCB板边5MM禁止放器件。如果板边不够5MM,则需要添加折断边。画板子的时候,可以画一个5mm的pkg/keepout/all。
/ }% ]* _+ h0 [0 I
3, 光学点的规定:PCB TOP/BOT面光学点≧3 处,距离板边≧3mm,完整对角不对称位移≧5mm。光学点Pad = 1mm;光学点内的防焊开窗 = 3mm (黑色)。

) K% K7 N9 P+ ~/ g7 A
4, 光学点内禁止走线避免机器产生误判,或机器无法辨识。
# U0 M0 ?3 K* c# B
5, 光学点与板内的Dummy(假导体)的距离≧6mm,防止机器误判为光学点。
, ]2 f$ e  ^8 }1 J4 l( k

3 p& S: {0 m( V' O( }' x8 ^
6, Via&Through hole(PTH&NPTH)与SMD PAD距离≧5mil,防止细孔冒油或未塞满孔等问题造成与SMD PAD连锡的风险。

5 b$ E  q# f- m7 Q$ A1 b3 j
7, BGA外Trace须有裸线量测点≧20mil。维修或分析时方便量测讯号使用。
1 x! @4 V8 E& M% V# i4 A

- m# w. Q2 v* J( R+ c0 x
8, BGA本体下所有via hole必须塞孔,避免于波峰焊时,因热冲击造成零件被破坏。
2 {4 d, n& o- z9 R: a; v/ w
9, BGA边缘与DIP零件距离≧5mm。BGA边缘禁止置件距离≧1mm。这个规定都是为了保证BGA的焊接和维修的可靠性。
1 j4 r2 c8 e0 I" s* x
10, PCB的层别标示。可以在设计PCB的时候,在板边一个区域,把所有层掏空铜皮,用蚀刻铜字的方法把每层的层别标上去(如:L1,L2。。。)。这样板子可以看见层别,判断板厂是否做错。不过这种可能实在是太小了。

$ `- k4 [4 h8 o1 a* ?- Q
11, DIP插件孔必须加Thermal Pad,减低溶锡时之散热效率,增加脱锡的成功率以及增加返修良率。
' ~. o" Q) r- x! o8 l

, B( \8 W# U! o& |( q# R
12, V-cut line边缘零件方向须与板边平行。
& c" y6 x, j, R* v
13, MOS这种大面积的焊盘,如果钢网全开,会造成锡量过多,以致焊接不良。所以,可以导入十字型开窗,减少锡量。还有很多散热的大pad,也用同样的思路减少锡量。
) o7 A* U0 O' e: B/ ^0 X- O
14, DIP 电容& CHOKE距离≧1mm,便于安装和维修。

( _6 b1 m- |; h7 J+ @( p
/ a2 w0 ]' E6 i& e
15, DIP电容极件统一一个方向(最多两个),DIP零件Layout 时极性统一固定为上或下和左或右两个方向方便插件人员作业与减低失误。
- c5 n5 w3 O0 f4 U
4 ]4 ]  p1 R% ~% k$ _
16, DIP PIN最好与DIP流向平行,减少短路的现象发生。
- r, p! N$ X0 A: T
) E6 [8 ^( C( E+ M
17, 背面DIP Pin脚与SMD零件距离≧5mm,且零件高度≦4mm。这个是DIP治具的制作要求,如果达不到,治具就有问题。

; C+ S% z. e) V. c/ W
18, DIP SLOT(PCIE,PCI等)旁电容高度,不可高于SLOT高度,比SLOT高的电容必须与SLOT距离≧2mm,这一点也要看具体接的是什么卡。所以布局的时候要特别小心,防止组装时候,器件干涉。

' @9 _; D$ F9 K: z2 M% \
19, CPU Socket卡栓下方禁止走线与置件。
; o; {! J4 C. e2 E, P! Z
20, DIP流向方向可以标示在文字面上,方面SMT人员作业。

8 |( K$ C0 B+ K6 }7 V, D* y' R. y

3 t4 a  [3 j+ t# b& }+ M- C
21, DIP零件第一Pin最好将圆形Pad改为方形Pad,这样方便作业人员识别器件1脚。方便检查。
% i; T) E/ Y0 n6 I; y. h$ G
22, 散热器件与电容距离( Component Side ) ≧2mm。防止影响电容可靠性和性能。
# v  b, Y4 h+ a$ ^( t. B/ ]

) k0 p  b& N; |( T# k% @! W8 K3 {8 ?7 P" Y* m( @0 h, a
( _) H. `1 W6 l( D  l& R

5 n6 Y# h- v8 @
- }" f: a( c, @$ f" x+ s2 V: F4 O
, }" h8 k& u: ?  f) A/ @  n0 l7 D; u$ }1 @( ]% s, d8 @
' p: A8 h. E3 T3 h$ S0 @
5 R6 j( L" a% C: v; K  k

& Y" Y7 ]3 R) q" c
( u* Y4 W  t* }: H( G5 p1 ]" c0 B# Z

" c1 E: W0 Y! y2 f# A" `1 ]- f
2 T. P) D/ C2 r0 n6 z# }4 X3 r4 Q9 M. t' a( R& x- x; L
' b# T1 X( V1 ]5 s, F
' d- D5 _: ^) _# @
  • TA的每日心情
    开心
    2022-12-5 15:27
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2020-12-29 13:10 | 只看该作者
    布局的时候可要注意呢
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-7 15:07 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表