TA的每日心情 | 奋斗 2020-9-2 15:06 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
SRAM不存在刷新的问题。一个SRAM基本存储单元融个晶体管和两个电阻器构成,它并不利用电容器来存储数据,而是通过切换晶体管的状态来实现的,如同CPU中的晶体管通过切换不同的状态也能够分别代表0和这两个状态正是因为这种结构,所以SRAM的读取过程并不会造成SRAM内存储的的信息的丢失,当然也就不存在什么刷新的问题了。
, m9 J, p# ?- `' D: e 8 _" }/ E) L5 @' t! i- M7 I# ~: |
SRAM芯片的引脚定义1 R( \' u, r7 x3 r0 i% T* w( T( Z4 A
早期的SRAM芯片采用了20线双列直插(DIP)封装技术,它们之所以具有这么多的针脚,是因为它们必须: H$ f2 `, Z$ Q' ]" k# Q
·每个地址信号都需要一根信号线& ?8 O/ z. F3 N1 M2 T: A4 c
·一根数据输入线和一根数据输出线/ r- E- k% |* F( {4 m
·部分控制线(Write Enable, Chip select)% s* s3 D4 S0 K/ A5 b6 A3 E- B2 z6 y
·地线和电源线
& h+ {5 c% }3 @' z' M/ X / @% {# s3 m' s* Y8 K* ~
下面的是一个16Kx1-bitSRAM芯片的针脚功能示意图:) \2 V, o0 u2 Y! Y; e- _/ z7 n
/ U5 v9 f3 V; N4 f
* v2 l d, x( P; ^! e- _1 u/ m
9 p1 u( v# b) E, u9 Z% t·AO-A13是地址输入信号引脚
6 f; |! n* O* w; [2 X·/cS是芯片选择引脚,在一个实际的系统中,一定具有很多)RAM﹐芯片,所以需要选择究竟从那一片SRAM 芯片中写入或者读取数据8 m& u& w4 F$ W! P0 b J( l
·/WE是写入启用引脚,当SRAM得到一个地址之后,它需要知道进行什么操作,究竟是写入还是读取,/WE就是告访SRAM要写入数据: q1 _' B3 I$ s$ d" J' [
·Vcc是供电引脚
1 h# T _1 x- {* [* |( u·Din是数据输入引脚1 t( t/ }8 f4 c( s
·Dout是数据输出引脚' C% F* p( s) L) ~' z3 J
·GND是接地引脚
8 h# a: }# I. J0 u0 s6 z· Output Enable (/OE)有的SRAM芯片中也有这个引脚,但是上面的图中并没有。这个引脚同/WE︰引脚的功能是相对的,它是让lSRAM知道要进行读取操作而不是写入操作。2 i2 q8 v& G4 o+ f4 y
/ ~0 q M4 p2 K$ ?0 B7 w
SRAM的读写操作概述
5 S' Y' f% J/ Q从Dout 引脚读取lbit数据需要以下的步骤:- |( A: k; }/ m. p, x6 k& ~7 d. A
4 \7 e7 f2 \; d( x& U9 v
SRAM读取操作
& o" J9 V/ ~2 N/ H: F1)通过地址总线把要读取的 bit的地址传送到相应的读取地址引脚(这个时候/WE︰引脚应该没有激活,所以SRAM知道它不应该执行写入操作)
# G. E. G) q$ f- L2)激活/cS选择该sram芯片
' a1 x# w- g) s0 o& M4 ~' }3)激活/OE引脚SRAM知道是读取操作' Z. s2 E' M/ k- Z+ k# p
第三步之后,要读取的数据就会从DOut引脚传输到数据总线。怎么过程非常的简单吧?* P$ S* s( ]2 F2 {
同样,写入1bit数据的过程也是非常的简单的。
& [: w3 _6 q! i1 ` + `/ y5 Q5 G6 Z; R
SRAM写入操作
# A# b5 E+ L& x2 f0 B1)通过地址总线确定要写入信息的位置(确定/OE引脚没有被激活)
8 S+ s0 ^9 b$ _/ ?2)通过数据总线将要写入的数据传输到Dout引脚 G4 n6 L7 D% t; N( q, N4 q) U1 l
3)激活/CS引脚选择SRAM 芯片0 w8 q- @+ I5 F& w. N
4)激活/WE引脚通知SRAM知道要尽心写入操作- J; y5 E, w0 ?
经过上面的四个步骤之后,需要写入的数据就已经放在了需要写入的地方。
8 X! S: |) J/ v, ~, x5 e( r% y/ T- l/ P+ ]
|
|