找回密码
 注册
关于网站域名变更的通知
查看: 462|回复: 1
打印 上一主题 下一主题

关于PCB传输线效应的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-12-8 15:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  关于PCB传输线效应的问题
+ `5 R+ u- \" m9 X- Z) v' G; d& t$ a; Z( h5 a
  传输线会对整个电路设计带来以下效应。·延时和时序错误Delay & Timing errors·反射信号Reflected signals·过冲与下冲Overshoot/Undershoot·串扰Induced Noise (or crosstalk)·多次跨越逻辑电平门限错误False Switching··电磁辐射EMI radiation1 Z3 U/ H. @3 l5 p
  (1) 延时和时序错误信号延时和时序错误表现为:信号在逻辑电平的高与低门限之间变化时保持一段时间信号不跳变。过多的信号延时可能导致时序错误和器件功能的混乱。通常在有多个接收端时会出现问题。电路设计师必须确定最坏情况下的时间延时以确保设计的正确性。信号延时产生的原因:驱动过载,走线过长。5 g" W6 y% Y. D7 _$ R& y, f8 B1 V
8 f/ `# `' m0 H7 A# [2 a8 O# I& M
  (2)反射信号如果一根走线没有被正确终结(终端匹配),那么来自于驱动端的信号脉冲在接收端被反射,从而引发不预期效应,使信号轮廓失真。当失真变形非常显着时可导致多种错误,引起设计失败。同时,失真变形的信号对噪声的敏感性增加了,也会引起设计失败。如果上述情况没有被足够考虑,EMI将显着增加,这就不单单影响自身设计结果,还会造成整个系统的失败。反射信号产生的主要原因:过长的走线;未被匹配终结的传输线,过量电容或电感以及阻抗失配。  D. ]- B7 L2 d& {; C
" M% S* d! n' \0 c8 ^
  (3)过冲与下冲过冲与下冲来源于走线过长或者信号变化太快两方面的原因。虽然大多数元件接收端有输入保护二极管保护,但有时这些过冲电平会远远超过元件电源电压范围,损坏元器件。
1 j3 I# B+ P* m! E/ [0 N/ y9 [
  (4) 串扰串扰表现为在一根信号线上有信号通过时,在PCB板上与之相邻的信号线上就会感应出相关的信号,我们称之为串扰。信号线距离地线越近,线间距越大,产生的串扰信号越小。异步信号和时钟信号更容易产生串扰。因此解串扰的方法是移开发生串扰的信号或屏蔽被严重干扰的信号。
7 p1 g% W5 P! d, d* L, v- \# {' t/ D6 E& e+ L* z
  (5)多次跨越逻辑电平门限错误信号在跳变的过程中可能多次跨越逻辑电平门限从而导致这一类型的错误。多次跨越逻辑电平门限错误是信号振荡的一种特殊的形式,即信号的振荡发生在逻辑电平门限附近,多次跨越逻辑电平门限会导致逻辑功能紊乱。反射信号产生的原因:过长的走线,未被终结的传输线,过量电容或电感以及阻抗失配。
/ ]2 t* _/ F9 ~3 ?9 f8 ?" n
8 {2 {) K' l0 n# P6 e3 ]; T; d  (6)电磁辐射EMI(Electro-Magnetic InteRFerence)即电磁干扰,产生的问题包含过量的电磁辐射及对电磁辐射的敏感性两方面。EMI表现为当数字系统加电运行时,会对周围环境辐射电磁波,从而干扰周围环境中设备的正常工作。它产生的主要原因是电路工作频率太高以及布局布线不合理。目前已有进行 EMI仿真的软件工具,但EMI仿真器都很昂贵,仿真参数和边界条件设置又很困难,这将直接影响仿真结果的准确性和实用性。最通常的做法是将控制EMI的各项设计规则应用在设计的每一环节,实现在设计各环节上的规则驱动和控制。+ Y, n4 }$ X; }" C* E8 O
( Q- y  e/ S! Q; Y3 r

评分

参与人数 1威望 +1 收起 理由
zxzxzxzxzx + 1

查看全部评分

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-30 09:03 , Processed in 0.156250 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表