找回密码
 注册
关于网站域名变更的通知
查看: 555|回复: 4
打印 上一主题 下一主题

[仿真讨论] SATA 设计求助

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-12-7 11:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
SATA设计的时候,是否只能通过仿真来看回损和眼图的质量来判断PCB走线的设计是否符合要求?2 N5 q; A  t5 t! M4 P
我想了解的是不通过仿真是否有办法判断板级的最大安全走线长度,当然每颗芯片的驱动能力可能不一样,这个也许可以参考具体的芯片手册。
8 L" M0 J2 L/ D1 \但如果我想找到一个general的规则,我认为比较合理和有效的手段就是了解SATA在不同速率下的插损指标,但是好像SATA规范并没有给出相应的插损指标,是不是意味着除了仿真来看回损和眼图,或者参考芯片手册之外就无解了呢?
$ b6 V, i1 g# z有没有大神可以帮忙回答一下!  A: {( _1 U5 c

该用户从未签到

2#
发表于 2020-12-7 15:19 | 只看该作者
帮你顶一下                             

点评

感谢!  详情 回复 发表于 2020-12-8 16:21
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    3#
    发表于 2020-12-7 16:00 | 只看该作者
    常规情况可以参考Intel的设计指南,算是一个比较通用的规则了

    点评

    目前来看也只能参考芯片手册了  详情 回复 发表于 2020-12-8 16:22

    该用户从未签到

    4#
     楼主| 发表于 2020-12-8 16:21 | 只看该作者
    nolita 发表于 2020-12-7 15:19
    ) ?: J1 F0 N0 }, [' L0 R" ~6 J) N帮你顶一下
    ( o; L  M0 T* W- O0 p
    感谢!
    : q+ U. y8 D4 z7 ^5 c% d

    该用户从未签到

    5#
     楼主| 发表于 2020-12-8 16:22 | 只看该作者
    dzkcool 发表于 2020-12-7 16:00* Z& H  Y& f! M5 A& x2 E) Z/ V' r
    常规情况可以参考Intel的设计指南,算是一个比较通用的规则了
    8 F& @/ [, s9 a/ F, e$ v1 @
    目前来看也只能参考芯片手册了% M% ?; N+ `$ i  H
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-24 01:27 , Processed in 0.125000 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表